• 締切済み

10進カウンタ

10進カウンタについてなんですが10個目のパルス が入力された時にリセットされますよね。 つまり1001で人間の目には1010は見えてないんですが本来は1010が表示されているらしいのですが人間の目には確認できない速さで消えています。 テレビとかそれを応用していると聞きましたが、 実際どれくらいの時間表示されているか知っていましたら教えてください。 それと装置を設計するときに、すべての回路をNANDやNORを組み合わせてディクリートに作るのではなく高集積化されたICを用いるのがいいと言われて いるのはなぜですか? できればこれもよろしければ教えてください。 よろしくお願いします。

noname#20140
noname#20140

みんなの回答

  • lumiheart
  • ベストアンサー率48% (1102/2295)
回答No.1

なんのカウンタでしょう 早いカウンタならメガヘルツ単位でカウントしますけど? 今時、ゲートICを組み合わせて作る製品など無いと考えたほうが早いか 理由はもちろんコストダウンの一言に尽きる 軽薄短小化と言う理由もあるが

noname#20140
質問者

お礼

ご回答ありがとうございます。

関連するQ&A

  • 9進カウンタ作製

    IC7492(12進非同期カウンタ)を1つ IC7400(4回路2入力NANDゲート)を2つ使い9進カウンタ(クリア信号によってリセットされる)を作りたいのですがどうすればいいのでしょうか? 入力はクロック信号CK、クリア信号C 出力は4bitで純2進数にする必要はないです。 よろしくお願いします

  • バイナリカウンタのRSFFについて

    バイナリカウンタのRSFFでNANDをもちいてをJKFFを3個使ったとき出力結果が0から7までになりますが、もしこれがNORをもちいたらどうなるのですか、どうか教えてください。あとボタンでリセットスイッチを押したら出力がどうなるかも教えてください。

  • ICカウンタについて

    74HC163の同期式16進カウンタを2つ使用して99進カウンタを作ろうとしています。 16進カウンタである74HC163をまずは10進カウンタにしてそれを多段に繋げれば出来ると考えているのですが、74HC163を10進カウンタにすることが出来ません。 通常なら0~15まで数えてしまうわけですから、それを0~9まで数えてリセットを行うために、入力端子のA,B,C,DはGNDに接続(最初のカウントを0からスタートするため)し、出力端子のQAとQDをNANDゲートに入力し、NANDからの出力をLOAD端子に繋げる。そのほかの端子については、Clear,イネーブルP,イネーブルTはまとめてVccと連結して接続をする。 という方法でやってみましたが、カウントが9でリセットされずに15までカウントしてリセットをしてしまいました。 また、今回は入力端子のA,B,C,DはGNDに接続しているために「出力端子のQAとQDをNANDゲートに入力し、NANDからの出力をLOAD端子に繋げる。」というところを、NANDからの出力をClear端子に接続しても同じであると考えて、こちらの場合でもやってみましたが同様な結果となってうまくいきませんでした。 将来的にはカウント数はデコーダを通じて7セグメントLED表示器で表示しようと考えていますが、今は試作の段階でカウント9(10進カウンタ)でリセット出来ているかを目的としているため、動作確認はLEDの電球を4個使って確認を行っています。 74HC163の端子間の接続が間違っているのでしょうか? 10進カウンタになっているかを動作確認する方法が間違っているのでしょうか? もしくはICが壊れてしまったのでしょうか? 色々調べてみましたが原因がわかりませんでしたので、質問をさせていただきました。よろしくお願いします。

  • 14進カウンタの設計について

    「7400を2個、7493を1個使って14進カウンタを作れという課題」が出たのですが、わからない点がいくつかあります。 ほとんど直接14進カウンタの設計には関係ないですが、 1.テキストにSN7493を用いたn=15進カウンタの設計例が載っているのですが、 1ピンと12ピン(INPUT A と Q A)を接続すると最大n=16の構成になると書いてあるのですが、2進カウンタ部の出力と8進カウンタ部の入力を接続するとなんで最大16の構成になるんですか? 2.テキストの図でFFのは各出力をANDゲートの入力につないでからその出力を7493内のNANDゲート(2ピンと3ピン)に接続しているのですが、これはFFの各出力を一旦ひとまとめにしてからNANDの入力に接続しているという解釈でいいですか? 3.14進カウンタということは、14(1110)が検出されるとカウンタがリセットされますよね? ということは、出力QD,QC,QB,QA(Dが最上位)がある場合、QD=QC=QB=1の出力をNANDゲートに接続してクリア端子に入力すればいいのか、14では無く13(1101)を入力するのかどちらですか? 私は14だと思っているのですが友人が13じゃね?みたいなことを言っていたのでこんがらがってきまして。 なんとも初歩的な質問ばかりで申し訳ないです。

  • カウンターを使い回路を作成する問題です

    5->6->2->1と表示して5に戻る回路を作成する.ただし,2入力NANDとDフリップフロップのみを使用することとし,Dフリップフロップは正負両方の出力を使用して良い この回路を,2ビットのカウンタとカウンタ値から出力を生成する組み合わせ回路とで実現する.カウンタはいま何桁目を表示しているのかだけを記憶しており,カウンタ値が00,01,10,11のときはそれぞれ一,十,百,千の桁を表すとする.組み合わせ回路はカウンタ値{C1,C0}を入力とし,それが示している桁の値を4ビットの符号なし二進数{O3,O2,O1,O0}で出力する.例えば1234場合は,カウンタが00の時は一の桁の4を,01の時は十の桁の3を,という風に組み合わせ回路が出力する. 以下の問に答えよ. 問1 この組み合わせ回路の論理式を示せ. 問2 このカウンタを設計し,図示せよ. 問3 問2で設計したカウンタの値を問1の組み合わせ回路に入力し,組み合わせ回路の出力をDフリップフロップで保持することにして,全体を完成させて図示せよ. 問4 この回路の最大動作周波数を計算せよ.ただし,Dフリップフロップの遅延時間,セットアップ時間,ホールド時間はそれぞれ10.5ns,3.0ns,1.0nsで,NANDのH→LとL→Hの伝搬遅延時間はそれぞれ6.5ns,5.5nsとする. この問題がわかりません。 よろしくお願いします。

  • 電子回路の集積回路を余儀なくされています。なにか…

    電子回路の集積回路を余儀なくされています。なにか設計手法がありますか 現在の電子回路で、基板サイズを小さくするにあたって、部品を集積し、試作の段階で基板設計もスタートせねばなりません。 つまり、PLDとかFPGAなどで、回路を設計しなくてなならないのですが、まったく、わかりません。営業の方の説明を聞いても??です。 汎用ICをつかった回路設計と集積回路の設計は大きく異なりますか?

  • 集積回路について

    集積回路について 1)555を使用して、1~100kHzのパルス発生器を設計せよ。 2)74LSI123を使用して、tω=1~500μSのパルスを発生させよ。

  • 保護抵抗の求め方は??

    C-MOSのICのNORゲートを2個使用したワンショットマルチバイブレーターの回路を作ったのですが、2個目のNORゲートの入力に保護抵抗がいると思うのですが、なぜいるのか?参考書には10kΩや、1kΩと書かれてましたが、なぜその値になるのか?抵抗値の求め方があれば教えてくださいm(__)m その回路はNORゲートの間に0.01μFのコンデンサと320Ωの抵抗の微分回路を取り付け、微分回路の抵抗は電源に釣っていて、微分回路と次のNORゲートの入力に保護抵抗を付けたものです。2個目のNORゲートのもうひとつの入力端子は、GNDに落として、2個目のNORの出力を1個目のNORゲートの入力にフィードバックをかけてます。1個目の入力からパルスを入力するという回路です。

  • 論理回路 カウンタで一個飛ばしたい

    論理回路を勉強中です。 JK-FFを使って非同期の2桁カウンタを作りました。入力は押しボタンで、ボタンを一回押して離すたびに1カウントします。 このとき、00→01→10→11→00・・・とカウントしますが、場合によっては00→10とか、01→00といったように、間の数を飛ばしたいのです。 例えば、別の場所からの入力Bがあり、B=1のときは2加算する、といったことをしたいのですが、どうしたらいいのでしょうか? 最終的なカウンタの出力は、ユーザーの任意のタイミングでできるようにするので、ボタンを押した後B=1を検知したときは、さらにカウンタにパルスを自動に1個与えればいいんじゃないかなと思っているのですが、1個だけのパルスの生成方法が分かりません(ボタン入力などの手動ではなく)。 また、せっかくJK-FFを使っているのだから、上記のカウンタはK=J=1で固定していますが、セット・リセットをうまく使って出来る方法があれば、ご教授いただければ幸いです。

  • 機械系に関する課題があります。しかし、どうするかちょっとわからないから

    機械系に関する課題があります。しかし、どうするかちょっとわからないからちょっと困ります。 みんなにお願いします。 1)NE555の集積回路を使用して、1~100kHzのパルス発生器を設計してください。 2)74LSI123を使用して、tω=1~500μSのパルスを発生してください。 宜しくお願いします。