- ベストアンサー
CMOSインバーターのチャネル長変調による影響
aserora123の回答
- aserora123
- ベストアンサー率0% (0/2)
インバータを使用する時は、Idsを一定にしている と思います。カレントミラー回路などで。 この条件下で、Ids-Vds特性の飽和領域の傾きが大きくなるとると利得が減ります。Ids-Vds特性のグラフで Idsを一定にしてゲート電圧を上下に振ってみてください。 2番目の問題は、ゲートに電圧を加えるとMOSが 突然動き出すわけじゃないから。と思います。 中間の動きが存在するので。 2番目の問題はあまり自信ないので参考までにしてください。 この問題のために1時間ぐらい考えてしまい ました・・。 新米技術者より
関連するQ&A
- MOSFETのチャネル長変調効果について。
MOSFETのチャネル長変調効果について。 定電流領域で動作しているとき、ドレーン-ソース間電圧Vdsを大きくすると 実効チャネル長が短縮し、ドレーン電流が大きくなる。 これは、チャネルから出てきた電子がピンチオフ点からドレーンまで移動する際に、 Vdsによる電界によって電子が加速され、実効チャネル長が短いほど加速される距離が 長くなり、電子速度が大きくなるためドレーン電流が大きくなる、という解釈で正しいのでしょうか。
- ベストアンサー
- 物理学
- MOS-FETの利得の式にあるrDS
電界効果トランジスタMOS-FET(nチャンネル)の電圧利得Avを求める式にAv=gm*rDS*RL/(rDS+RL)というのがあるようなのですが、gmは相互コンダクタンス、RLは負荷抵抗ですが、この式にあるrDSとはなんでしょうか?rDS=(∂VDS/∂ID)*VGSとあるのですが、下の写真のような静特性のグラフから次のように求めればいいのでしょうか? ・負荷線とVGS=1Vの交点(動作点)でのrDS この点に接線を引き、接線の傾きを求める。(この点での傾きを求める。) rDS=接線の傾き*VGS(1V) 回答よろしくお願いします。
- ベストアンサー
- 物理学
- インバータの出力電流の設定について
DC電源からインバータを通して3相LR負荷を通電する(インバータの評価です)場合に3相LRのインピーダンスとDC電源電圧、あと変調率にて 3相LR負荷に流れる出力電流の設定をするのですが、この変調率と 出力電流との関係がわかりません。 例えばL=1mH、R=1Ω、正弦波出力周波数100Hz、DC電源電圧300V、 変調率0.8、PWMキャリア周波数は適宜の 場合LR負荷に流れる出力電流は何Armsになるのでしょうか? 所要の出力電流が得られる計算方法を教えていただけないでしょうか?
- ベストアンサー
- 科学
- カスコードカレントミラー回路
最初にカスコード回路において、あるトランジスタをダイオード接続する理由から復習したいのですが、これはダイオード接続によってそのトランジスタのゲートーソース電圧Vgs=ドレーンーソース電圧Vdsとする事で、トランジスタが飽和状態にあるための条件Vds≧VgsーVt(しきい値電圧)がVt≧0となり、これによってそのトランジスタはエンハンスメント型でありさえすれば、飽和状態で動作させる事ができる(逆にp型をダイオード接続する理由は飽和条件をVt≦0とする)からだと考えていますが、この点は正しいのでしょうか? ここで疑問に思ったのですが、なぜそもそも飽和状態にする必要があるのでしょうか?飽和状態にすると、そのトランジスタを流れるドレーン電流はIds≒[{(μn)*(Cox)}/2]*{(VgsーVt)^2}*{1+(Vds/Va)}の式で算出でき、これよりドレーン電流はVgsによってほぼ決める事ができるからでしょうか? 逆にリニア領域だとIdsはドレーンーソース電圧にも大きく依存していると思います。 そしてここで写真の回路に話を移しますが、A点とM7,M8のゲートはなぜ接続されているのでしょうか? 左側p型M7とM5のソースードレーン電圧の和は、Vsd7+Vsd5=M7のソースーゲート電圧Vsg7になると思うのですが、これが何か関係しているのでしょうか?
- ベストアンサー
- 電気・電子工学
- MOS-FETの動作について
MOS-FETが飽和領域で動作するとき、厳密なドレイン電流値を見積もるにはチャネル長変調効果と基板バイアス効果を考慮しなければなりません。 それでは、MOS-FETが線形領域で動作するときはチャネル長変調効果は効いてくるのでしょうか?この場合、飽和領域の時と同じように、(1+λVds)が掛け合わせるだけなのでしょうか?λ:チャネル長変調係数、Vds:ドレイン-ソース間電圧とします。 (なお、基板バイアス効果は効きそうな気がします。)
- ベストアンサー
- 科学
- Pch-MOSFETを使用したDC電源ON/OFF
助けて頂けますでしょうか? CPUの出力ポートから電源DC20V-2AのON/OFF制御を行いたいです。 参考にした回路は Pch Vin(V20-2A) --+---D G S-------Vout R10K | +-----+ | 10K C n CPUout -----R-+-----B p R10K E n | | === === で仕組みもほぼ理解しているつもりです。 ですがDC20V-2AをPchのMOSFETで制御を考えた場合、 VDS耐圧を満たすデバイスは多いですが、 VGS耐圧を満たすデバイスが少ないのです。(ほとんどが-20V) マージンを考えるとVGS耐圧は-30V程度は考えたいのです。 逆にG電圧が上がりすぎないように抵抗で分圧するなど考えましたがどうもエレガントではない気がしています。 できればVGS耐圧は-20Vの物をつかって工夫で乗り越えたい!! もしくはフォトリレーやリレーなどを検討した方がよいでしょうか?
- 締切済み
- 科学
- 接合型電界効果トランジスタの増幅率
先日、接合型電界効果トランジスタを用いで実験を行いました。 第1象限に接合型電界効果トランジスタの静特性のId-Vds特性を書きました。 (各Vgsについて書きました。) 第2象限にはId-Vgs特性を書きました。 この第2象限のグラフから、Vgs=-0.8Vのときの傾きを求めて 相互コンダクタンスを求めました。(-0.8が動作点) 同様に第1象限から出力抵抗を求め、相互コンダクタンスと掛け合わせると 約10倍となりました。 しかし、オシロスコープで入出力信号の波形を観測して、 振幅比をみると約5倍にしかなりません。 なぜなのでしょうか? 負荷抵抗があっていなく、頭打ちになっているのでしょうか?
- 締切済み
- 物理学
- FET(電子回路)について
nチャネルFETをつかって、PWMで電流を制御してモータを回そうと思うのですが、PWMではなくてデータシートにあるId-Vgs特性(能動領域)を使って電流を制御することは可能でしょうか? DC電流で30Aくらい流すので、Id(DC_MAX)=60AくらいのFETを使い、FETの放熱が間に合えばできるよう気がするのですが、こういう使い方はダメなのでしょうか?(放熱でロスする電力は気にしないとして・・・)
- ベストアンサー
- その他(趣味・娯楽・エンターテイメント)
- インバータ使用法
はじめまして。電気の勉強をしているものです。 インバータの取扱説明書を読んでいる際に記載されている内容で分からない点がありました。 お詳しい方おられましたらご教示のほどよろしくお願い致します。 記載(1):インバータの二次側に電磁接触器を用いて運転中にON/OFFはしないでください。インバータに大きな電流が流れて故障の原因になります。 (疑問)なぜ二次側でON/OFFをしてはいけないのでしょうか?一次側に電磁接触器を接地する場合はインバータの故障信号などによって電磁接触器をOFFにして回路を切り離すような使い方が一般的だと思いますが2次側でそれをやるとなぜ問題なのでしょうか? 記載(2):ブレーキ付きモータをインバータで駆動する場合、ブレーキ回路をそのままインバータの出力側に接続すると始動時に電圧が低くなるため使用できません。 (疑問)この記載の意味はインバータの端子からブレーキ電源電圧をとるケースを述べているのでしょうか?ブレーキ用の電源を単独で設置すれば済むものと考えますが「始動時に電圧が低くなるため使用できません。」というのがピンときません。 記載(3):インバータ一次側に設置するMCCBに完全電磁型を使用してはいけない。 (疑問):高調波による動作特性の変化を考えると熱動電磁型も使用してはいけないのでしょうか?それとも加熱も問題のみを言っているのでしょうか?電子式を選定するのが普通でしょうか??また、インバータの二次側に関してはどのタイプにしても遮断器の設置は不可という認識でOKでしょうか?
- ベストアンサー
- 自然環境・エネルギー
お礼
一時間も考えていただいてどうもありがとうございました。 回答を参考にいろいろ試してみようと思います。 やはり2番目の問題は難しいようですね・・。 私ももっと色々調べてみることにします。 本当にありがとうございました。