- ベストアンサー
インバーター回路の動作について
電気の素人です CMOS回路の反転動作原理で下記HPの図を見たのですが http://www001.upp.so-net.ne.jp/yama-k/study/cmosdigital.html inputのLでVDDのHが出力端子に流れるとの事ですが 私のイメージはVDDはマイナス電子の塊で、GNDへ向かって流れるという認識を 前提にすると、 VDDから流れ出すのはマイナス電子だからoutputはL(マイナス?)になるのではないか また、 inputのHでGNDのLが出力端子に流れるとの事ですが GNDは電流の流れた先だからoutputに電子が動くことはないと思います だいぶ、勘違いしていると思いますが 教えてください
- みんなの回答 (2)
- 専門家の回答
質問者が選んだベストアンサー
その他の回答 (1)
- shintaro-2
- ベストアンサー率36% (2266/6244)
関連するQ&A
- cmosインバータに関して
下の画像にあるcmosの動作を教えてください。 cmosインバータは入力に0を入れるとp-mosが動いてVDDの1を出力し、1を入力するとn-mosが動作してVCCの0を出力する。1→0、0→1と反転することからインバータの役割を果たす回路と理解しています。ここで間違っていたら指導お願いします。 私が分からなくなったのは、電源電圧を5Vに設定した時の話です。電源電圧を5Vにすると言うことは、VDDが5VでVCCが0Vと考えて良いのでしょうか? また、入力の前にある信号原の意味もよくわかりません。もし入力に5V入ったらどちらのmosが動いて出力は何Vになるのでしょうか?同じく、4V,3V2V1V0Vと入力に加えた時にどのように動くのでしょうか?? まだ初心者で質問ばかりになってしまいましたが、どなたか回答よろしくお願いします。
- ベストアンサー
- 物理学
- トランジスタの出力をロジック回路へ入力したい
みなさまこんばんわです。よろしくお願い申し上げます。 さて、現在私は、VDD=+5VのCMOSロジック回路を設計しています。 で、その論理の条件の入力として、別の回路からの出力を利用したいのです。GNDが共通なので、そのまま入力できそうなのですが、その出力はH=+3V、L=0Vなんです。 入力先は4001UBですが、まあスレッショルド電圧的に、+3VもあればHだと認識してくれたんですけど、ちょっと気持ち悪いので(閾値付近で発振したら大変なことになるし、これ以上ICを追加できないので、シュミットトリガ付きのゲートも使えない)、トランジスタによるスイッチングでレベルを合わせようと思ったのです。で、考えたのが、添付画像の図1です。 ゲートが余ってないので、インバーターも追加できないため、正負が逆転してもらったら困るんです。本来は、エミッタを接地し、コレクタ→VDD間にRを入れるんですけど、それだと、Rがプルアップ抵抗になり、正負逆転してしまうので、これを避けた結果です。 ところが、これだと、出力は、Hレベルでも1.8Vくらいしかなく、NOR入力は、Hと判断してくれません。 そこで考えたのが図2。PNPを使ってみましたが、やはりこれも、正論理にするためにイレギュラーな感じになってます。これもHレベルの電圧は、2.8Vくらいしかなく、じゃあそのまま入力しろよ!ってな感じになってしまいました。。。 ゲートが余ってないので負論理にできない、ICを追加する基板スペースがない、Inputに並列にもう1個トランジスタを追加してLEDをドライブする必要がある、Inputの+3Vはあまり電流を流せないなどの条件があり、このようになってますが、どうも納得がいきません。。。原理的には、図1だと、ベースに電圧がかかると、コレクタからエミッタに電流が流れるので、スイッチングとしてNPNを使う場合、VDDとエミッタの間に抵抗値はなくなってVDDと同じ値になるはずとか思ってたんですけど。。。。 同じ回路で、フォトカプラを使う場面も出てきます。ここも全く同じ正論理の動作を求められるので、ここで解決をしておきたいんです。何とかシュミットトリガなしのゲートに安定してHレベルを入力できるくらいにまでレベルをVDDに合わせたいんです。 どうすればいいでしょうか。ご教授いただければ幸いです。よろしくお願い申し上げます。
- ベストアンサー
- 科学
- オペアンプ回路のバランスを取るための抵抗について
電子回路の教科書に出ているオペアンプの増幅回路について質問があります。 反転増幅回路では、オペアンプの-入力端子に信号、+入力端子にGNDを接続しますが、本によっては「バランスを取るために」+入力端子とGNDの間に抵抗を接続しているものがあります。この抵抗の値はゲインをR2/R1として、R1と同じ抵抗値の物を入れるようになっています。 ゲインには関係しませんが、「バランスを取る」とは一体どういう意味なのでしょうか? 詳しく教えてください。 よろしくお願いします。
- ベストアンサー
- 科学
- オペアンプ回路を組んでみました。非常に基本的な非反転増幅回路で帰還抵抗
オペアンプ回路を組んでみました。非常に基本的な非反転増幅回路で帰還抵抗には250kΩ、 マイナス端子からGNDに1kΩがつながっています。電源は9Vの単電源で入力は1/2Vccのバイアスを乗せています。 ここで質問なのですが入力をGNDに短絡するとサーというヒスノイズが非常に目立ちます。 (エレキギターのブースターとして使うのですがギターのボリウムを絞ると入力がGNDに短絡状態になります) このノイズは消すことは不可能なのでしょうか?
- ベストアンサー
- 物理学
- インバータIC
インバータICの入力端子が無接続であるとき,インバータICの出力 は‘L’レベル、‘H’レベルのどちらのレベルを出力しますか. また,その理由も教えてください.
- 締切済み
- その他([技術者向] コンピューター)
- TC4066BPの使い方について教えてください。
CONTがスイッチ回路のON/OFFを司っているのは判るのですがVDDとの関係や出力との関係が良く判らないのです。 下記のようにしようと思っているのですが、 VDD=3.3V VSS=0V CONT=5V INPUT=0-5Vの方形波 1.VDD<=CONTでONであっていますでしょうか? 2.OUTPUTの出力電圧は ・VDDに依存し、max3.3Vの0-3.3Vの出力になる? ・CONTに依存し、max5Vの0-5Vの出力になる? ・VDDもCONTも関係なくINPUTに依存し、max5Vの0-5Vの出力になる? 初歩的な質問と思いますが、何とぞ宜しくお願いいたします。
- ベストアンサー
- その他(ホビー・玩具)
- BTLアンプ用の正相/逆相の取り出し方について教えてください
BTLアンプ用の正相/逆相の取り出し方について教えてください。 個人で使用する10W程度のBTLパワーアンプですので、 厳密(厳格)な比較ではなくて、簡単な説明でかまいませんので教えてください。 OPアンプを使用する例としてWebサイト上で下記の「例1」を多く見かけますが、 「例2」や「例3」では何らかの不都合(欠陥)があるのでしょうか。 例1:ボルテージフォロアに続けて反転回路を置く。 non-invert出力はボルテージフォロアOUTPUT(+)から得る。 invert出力は反転回路OUTPUT(-)から得る。 INPUT-----ボルテージフォロアOUTPUT(+)-----反転回路OUTPUT(-) 例2:ボルテージフォロアと反転回路は別にする。 INPUTの後でボルテージフォロアと反転回路を分ける。 INPUT-----ボルテージフォロアOUTPUT(+) |---------反転回路OUTPUT(-) 例3:反転回路だけとする。(ボルテージフォロアは置かない) INPUTをそのままnon-invert出力として使う。 INPUT-----OUTPUT(+) |---------反転回路OUTPUT(-) ----- 文字列だけでの図示が上手にできていませんので、言葉で補足したつもりですが、うまく表現できていない気もします。 足りない部分については指摘してください。 よろしくお願いします。
- ベストアンサー
- オーディオ
- カウンタ回路について
現在カウンタIC(74161)を使用し、4ビットをLEDに出力する簡単なカウンタ回路を製作しています。 今のところ74HC161のでは動作させる事は出来たのですが、74LS161を使用した回路がうまく動作してくれなくて困っています。 どちらの回路もほぼ同じ構成で、違うのはLEDのところに入れている抵抗ぐらいです。 オシロスコープで確認してみたところ、出力にデータシートで書いてくれているだけの電圧(TTL時予定2.7V、実際0.6V程度)が出ていませんでした。 入力側のピンにもVCCで5Vを抵抗100kΩ通し電圧をかける予定なのですが0.6V程度しか電圧がきてませんでした。その代わりリセットのところへ残りの電圧がかかっていました。 やはり同じシリーズといってもTTLとCMOSは同じ回路で使用は出来ないのでしょうか? どのような対処をすれば動作させる事ができそうでしょうか? ご回答どうぞよろしくお願いします。 ちなみに、 74161のピン配置 1.CLR(反転) 16.VCC 2.CK 15.CO 3.A 14.QA 4.B 13.QB 5.C 12.QC 6.D 11.QD 7.ENP 10.ENT 8.GND 9.LOAD(反転) VCC(5V)より100kΩを通し、 3,4,5,6,7,9,10,16番ピンに。 CK(2ピン)はファンクションジェネレータ(CMOS時0~4V、TTL時0~3Vあたり)に。 リセットピンはスイッチにつなぎ片側オープンもう一方をGND、リセットとスイッチの間にVCCより100kΩを通し接続。 LEDへの出力の11~14ピンは抵抗(CMOS時520Ω、TTL時80Ω)を通しLED(VFは2.3)へ。 ICのVCC(16ピン)付近にコンデンサ(0.1u)を入れGNDへ。 COは今回使用する予定がないので何もつないでいません。 ICのGND(8ピン)をLEDのカソードをGNDへ。 AAでうまく回路を書けそうになかったので文章説明にしてしまいました。。。 分かりづらいと思いますが、ご回答いただければ幸いです。
- ベストアンサー
- 化学
- 3端子レギュレータがうまく動かない?
17V入力をして3端子レギュレータから5V取り出そうとしています。 INPUT、OUTPUT、GNDにキャパシタンスも接続しています。 3つの端子がすべて17Vを示しているのですが、どこに問題がありそうでしょうか。。。
- ベストアンサー
- 科学
- ロジックIC(HEX INV.)の出力電圧を安定させるには?
最近電子工作を始めたばかりの初心者です。 インバーター6個入りのCMOSロジックICを買ってきて実験しているのですが、 入力をHにすると、出力はLになるという動作はOKです。 その逆も一応OKですが、出力電圧が全く安定しません。 VDD10Vで、出力約8Vから0.数ボルトの間をふらつきます。 電圧がだんだん落ちていったりもします。 中のFETがコンデンサのようなものなので、こうなるんでしょうか? これを回避して、いつも同じ電圧の出力にするにはどうすればいいんでしょうか? 使っているICはTC4069UBPです。 http://www.semicon.toshiba.co.jp/td/ja/General_Purpose_Logic_ICs/CMOS_Logic_ICs/20050322_TC4069UBFT_datasheet.pdf
- 締切済み
- 科学
補足
回答ありがとうございます 同じ極性で電位の大きさによってH、L とわけるということでしょうか