EMI関連法規の規制値の根拠について

このQ&Aのポイント
  • EMI関連法規の規制値の根拠とは何か?
  • VCCI CLASS Bの電源ポート伝導妨害波の規制値について解説
  • 規制値を遵守しない場合の悪影響について
回答を見る
  • ベストアンサー

EMI関連法規の規制値の根拠について

現在、VCCI、CISPR、電安法などEMI関係でレポートを作成します。 VCCI・電安法ともにCISPR 22が根拠になっていることまで分かったのですが、規制値の根拠がわかりません。いろいろネット上で説明しているサイトはあるのですが、「なぜ」そのように決まったのか、根拠は何か、理由を記載しているサイトを見つけられません。 たとえば、VCCI CLASS Bの電源ポート伝導妨害波では、500kHz~5MHzの間で、妨害波の平均値が46dBμVを越えてはいけないことまではわかるのですが、「なぜ」500kHzからなのでしょうか?「なぜ」、5MHzまでなのでしょうか?「なぜ」平均値なのでしょうか?「なぜ」46dBμVなのでしょうか?遵守しない場合、どのような悪影響があるのでしょうか? 何らかの理由があると思うのですが… ご存知のかた、教えてもらえればと思います。

質問者が選んだベストアンサー

  • ベストアンサー
  • take0_0
  • ベストアンサー率46% (370/804)
回答No.1

大抵、そこの周波数に何か重要なサービスが存在するのです。 著しく厳しい周波数領域があったりしますが、そこには人命に関わるような特に重要なサービスがあるのです。船舶用VHF通信帯域など。 例えば、500kHz~5MHzは長距離通信(特に船舶通信)で使われています。500kHzは特に、国際的な遭難通信周波数です。GMDSSの義務化以来、重要性は低下しましたが。 基準値は、そこに影響を与えないそれぞれの根拠があって決められていることが多いです。典型的な環境を想定して、通信が成立する支障にならない程度。 平均値なのは、測定の都合と現実的な話と両方があると思います。 測定の都合は、昔は単発的な干渉を全て測定するのは難しかったと考えられます。 また単発的な干渉であれば、大抵のアプリで業務が遂行不能になるほどの影響は出ません。 オペレータ同士の通信なら再送すればよいし、デジタル通信なら誤り訂正も出来ます。

関連するQ&A

  • CD-R聞けますか? 聞けません>< ケンウッドのDPX-5000です

    CD-R聞けますか? 聞けません>< ケンウッドのDPX-5000です 周波数特性:10Hz~20kHz(±1dB) S/N比:93dB(1kHz) ダイナミックレンジ:93dB ステレオセパレーション:85dB 【カセット部】 ワウ&フラッター:0.08%(WRMS) 周波数特性:25Hz~22kHz(±3.0dB/70μs) 【FM部】 受信周波数範囲:76.0MHz~90.0MHz(100kHzステップ) 【AM部】 受信周波数範囲:522kHz~1629kHz(9kHzステップ) 感度:28dBμ 【EQ部】 イコライザー中心周波数:60,120,250,500,1k,2k,4k,8k,16kHz 可変範囲:±12dB 【オーディオ部】 最大出力:40W×4 定格出力:26W×4(4Ω,1kHz,10%THD) プリアウトレベル:1500mV(FM/10kΩ) 【共通部】 電源電圧:14.4V(11~16V) 最大消費電流:0.9A 埋込寸法:178(W)×100(H)×155(D)mm 質量:3.1 焼いたのに聞けないです。市販のCDは聞けます。家の古いデッキでも聞けました。(数台確認全部OK) どうでしょおうか?

  • スプリアス測定の100kHzへの換算とは?

    現在、電波測定のスプリアス発射や不要発射の強さをスペクトラムアナライザで行っているのですが、この中で出てくる”RBW: 3kHz ⇒ 規格の参照帯域幅: 100kHzへの換算”というのがうまく理解できず困っています。 例えば426.3625MHzの変調波を出力した際に、 (1) 30 ~ 425 (MHz) RBW 100kHz VBW 100kHz (2) 425 ~ 426.3 (MHz) RBW 3kHz VBW 3kHz (3) 426.425 ~ 427 (MHz) RBW 3kHz VBW 3kHz (4) 427 ~ 1000 (MHz) RBW 100kHz VBW 100kHz (5) 1000 ~ 3000 (MHz) RBW 1MHz VBW 1MHz スプリアスをこれらの帯域でマックスホールドでキャプチャして、2.5uWを超えるスプリアスがないかを確認したところいくつか2.5uWを超えるスプリアスがキャリア周波数近くの(2),(3)で出て来たのですが、 この箇所では”RBW: 3kHz から 規格の参照帯域幅: 100kHzへの換算”のため測定値+15.2dB を行うとのことなのですが、 例えば測定値が2.7uWだった場合 http://mc.njr.co.jp/jpn/technical/vsat_4.html この”電力換算”サイトを使用すると 2.7uW = -25.7dBm という値が得られるのですが、これに15.2dBを加えるという結果は ”-25.7 - (15.2) = -40.9dBm”というのがRBW100kHz時の測定結果となるのでしょうか? この場合 -40.9dBm = 0.08uWということになり2.5uWを超えていないのですが、スプリアスに問題がないと判断できますでしょうか?

  • オペアンプの選定

    このバッファ回路を通して、前段の回路のSFDRを測定したいです。 入力は0.4V中心の振幅±0.1Vで、入力周波数は100kHz~50MHzです。 ですので、使用するオペアンプは最低でも30MHzほどでSFDR65dBほどある表面実装オペアンプICが 望ましいです。 探したのですが、これらの条件で合うものが見つかりませんでした。 これらの条件を満たすSMDオペアンプICはあるのでしょうか? また、前段の回路のSFDRが計れればいいので、この構成でなくてもかまいません。 こういう構成でこのオペアンプであれば測定できるというものがありましたらご教授願いたいです。 よろしくお願いします。

  • オペアンプの帯域について

    質問です。オフセットが1Vのった2Vppの130kHzの方形波を減算回路で1V減算すると、130kHzの正弦波がひずんだような形になります。振幅は1.3Vと若干大きくなります。 減算回路の抵抗はすべて500kΩで、増幅度1倍で設計しています。オペアンプのスルーレートは13V/usでGB積は3MHzです。 きれいな方形波を得るには性能の良いオペアンプを使うしかないのでしょうか。増幅度は1倍で、帯域も間に合っているように思えるのですが。振幅が大きくなる理由もわかりません。ちなみに入力の方形波の周波数を下げると(1kHzくらい)、入力とほぼ同じ方形波が出力されます。 どなたかわかる方お願いします。

  • DACは20kHzをどうやって出す?

    表題の DAC は Multi Bit や Multi Stage Single Bit DAC ではなく、Pulse Generator を 1 基 (Single Stage) しか持たない Single Stage Single Bit DAC の事で、質問は「Single Stage Single Bit DAC はどうやって 20kHz の連続波を最大出力 (2V?) まで発振しているのでしょうか?」というものです(^^;)。 最終出力が 3bit~6bit 精度 (8fs~64fs) 以上となる Pulse Generator を 8 段~4 段重ねて段間出力誤差を DEM (Dynamic Element Matching) 回路等で補正した CLCS (Cirrus Logics Crystal Semiconductor) CS43xx Series や TIBB (Texas Instruments Burr Brown) PCM1716 或いは dCS952 のような Multi Stage Single Bit DAC ならば解るのですが、Pulse Generator 1 基のみの Single Bit DAC ですと 1/44,100 秒または 1/48,000 秒内に 24bit 分となる 16,777,216 回 Pulse 発振しなければならず、駆動 Clock 周波数は 16,777,216fs の 800THz 前後 (16bit 分でも 65,536fs の約 3GHz) という実現不能なものになってしまいます。 Single Bit DAC に内蔵されている Pulse Generator の駆動 Clock は ESS (Electronic Speech Systems) Technology ES9018 Series でも 100MHz 以下となっており、比較的安定して駆動できる 50MHz 程度ですと 1,024fs 程でしかなく、1,024 回の Pulse 発振では 20kHz 信号を 10bit 分しか立ち上げることができません。 長年 Multi Bit の PHILIPS TDA1541AS1 DAC Chip 機を愛用してきて、普段使いにしている TIBB PCM1792A DAC Chip 機も上位 6bit が 63 基の Pulse Generator になっている事からこれに 256~768fs 8~9bit 精度の下位 bit 用 Single Bit DAC 出力が加算されると 20kHz でも 14~15bit 分の動きに遅延なく追従できると思って安心して愛用しているのですが、新たに入手した Single Stage Single Bit の Generator を並列動作させるものであるらしい ES9018 機でも 20kHz の Test Tone を Peak 値まで連続出力できてしまう事から今までの Single Bit DA (Digital Audio) に対する理解が崩壊してしまいました(^^;)。 DSD (Direct Stream Digital) のような Single Bit DA (Digital Audio) では Sampling 周波数が 64fs だと 64 は 2 の 6 乗である事から 11.025~22.05kHz または 12~24kHz では 6bit 精度、即ち 6bit × 6dB/bit=36dB の Dynamic Range となり、20KHz 連続 Test DA 信号を Analog 変換すると最小出力 +36dB 以上の音が出せない理屈になってしまい、120dB もの理論 Dynamic Range を持つ 24bit DAC では理論上 Peak -84dB 以下というほぼ無音出力になってしまうと思っていたのが、実際は出てしまうんですよね(^^;)。 Single Bit DAC 嫌いでその動作原理をきちんと把握してこなかったことから実は 1MHz 程度の Sampling 周波数ながら 10KHz を数% の歪率で出力してしまう Class D Amp' IC Chip の複雑な Dithering 処理も不勉強でちんぷんかんぷんのまま Class D Amp' を利用しているですが(^^;)、実際に 20kHz Test Tone を最大出力 Level で連続出力できてしまう Single Stage Single Bit DAC のからくりも Dithering 処理の賜物なのでしょうか? 「44.1kHz の 64fs となる 2,822.4kHz Sampling の 1bit Digitizing では 2,822.4kHz の 1/4 から 1/2 までは 1bit=6dB、以下 1 Octave 下がる度に 1bit=6dB ずつ Dynamic Range が増加し、11.025kHz~22.05kHz では 6bit=36dB、1kHz が含まれる 0.689Hz~1.378kHz では 60dB の Dynamic Range となる」は間違いなのでしょうか? 間違いではないとすれば Single Stage Single Bit DAC は何故 20kHz Test Tone を連続で最大出力 (2V?) まで出力できるのでしょうか? 何故 16,777,216fs でなくても 24bit 精度の 20kHz を、或いは 65,536fs でなくても 16bit 精度の 20kHz Test Tone を Single Bit DAC は最大出力値で連続出力できるのか?……この疑問を解決できる Single Bit DA 解説 Page を御紹介いただけると幸いですm(_ _)m。

  • LCフィルタのインダクタンス

    スイッチング電源の出力リップルを基板上で減らすために、LCフィルタを用意します。 スイッチング電源 (5V、2A) からは100kHzの周期で50mVのリップルが出ています。 仮にコンデンサを100μFとしたとき、インダクタのインダクタンスはどの程度にすればよいでしょうか? シミュレータ (LTspice) でAC解析すると、10mHで共振の山はほとんどど消えました。 しかし、チップ型のインダクタだとせいぜい1uH~10uHのものがせいぜいです。この場合は山が20dBほどできます。 こういうときは、 1. それでもチップ型のものを使う 2. やはりリードタイプのインダクタを使う どちらにすればいいと思いますか? どうぞよろしくお願いします。

  • 医療関連法規

    医療報酬請求事務の受験を考えていますが、学科でこれを1冊もっていれば大丈夫。というものがありましたら教えてください。医療従事者必携・医療関連法規という水口研究所のものを考えていましたが、2005年版しかなく・・・。よろしくお願いします。

  • 相続の関連法規について

    お世話になります 相続の法律についての質問です 父 母 子-A、B、C(3人)の家族で 父が遺言書(公正証書)を作り 内容として 父死亡のとき 母へ 30% 子-A へ70% 子-B 子-C へは0 と指定したとします ---------------------------------------- 質問ですが 通常の場合だと 母へ 50%  子-A B C へは50%の1/3づつ だと思いますが 遺言書で指定している場合については 子-Bが 0円に対して不服を言い出した場合は 子-B へは 最低限いくら分割すべきというような 法律の定めはあるのでしょうか (最低限の法的権利の%) ご教示 宜しくお願い致します

  • 50W程度の絶縁電源、フライバックかフォワードか?

    ちょっと面倒な質問ですみません。 当方絶縁電源を作ったことがなく、非常に困っており、質問させていただきます。 幾つかのサイトを見るとフライバックで良さそうな容量なのですが、1出力でないためどう考えて良いか分かりません。またエミッションノイズ等を考えた時の有利不利についても知識がありません。 絶縁電源の経験者の方の回答をよろしくお願いします。 -- 入力DC18-30V 出力DC12V/4Amax. ただし、電断時に電力供給を一定時間続ける必要があるため下記のようにしようと考えています。 ・トランスを2出力にしておき12V以外に30V程度の出力を設けてアルミ電解コンデンサにチャージしておく。 ・上記を電断時に非絶縁SW電源にて降圧してダイオードを通して12V供給をする。 この場合に絶縁電源はフライバックとフォワード、どちらで作るべきでしょうか? 下記の観点も考えた場合にどちらが有利か教えていただけないでしょうか。 (1)通常動作時に12V/3A供給で効率90%以上にしたい。 (2)0.1MHz~30MHzあたりまでの伝導エミッションノイズを抑えたい。 (3)できるだけ小型にしたい。 よろしくお願いします。

  • 4つの天井スピーカーを鳴らせるアンプ

    以下のJBL製の天井埋め込みスピーカーを リビング、玄関、脱衣室、2Fホールの4箇所に 取り付けようと思っています(新築中)。 用途はBGM用として。小さな音で聞きたいと思ってます。 Control 24C Micro, Control 24CT Micro仕様 ■周波数レンジ(-10dB): 85Hz~25kHz  ■カバレージ角(500Hz~10kHz平均): 150゜  ■許容入力(プログラム/ピンク): 30W/15W(24C Micro) ■感度(1W, 1m): 86dB SPL  ■公称インピーダンス: 8Ω(24C Micro)  ■トランス・タップ(24CT Micro): 100V: 8W、4W、2W、1W/70V: 8W、4W、2W、1W、0.5W  ■ドライバ構成: LF:115mm×1/HF:12mm×1  ■クロスオーバ周波数:3.5KHz  ■寸法(直径×高): 200mm×115mm  ■開口寸法: 168mm  http://www.hibino.co.jp/proaudiosales/product/jblpro/controlcontractor/product_c.html#con24cmicro このスピーカーを4つ同時に鳴らせるアンプを探しているのですが・・・ 毎朝、決まった時間にタイマーでクラシックを流したいと 思っています。「タイマー」を考えると、なかなか該当した アンプが見つからないのです。 ネットで色々検索した結果、 DENON社製の「ADV-1000」というアンプを見つけましたが、 このアンプで4つのスピーカーを鳴らせるのか心配です。 http://denon.jp/company/release/7lseries.html#0003 もしこのアンプで可能であれば、購入しようか考えますが、 もし皆様で他に「4つのスピーカーを同時に鳴らせる タイマー機能付きのアンプ」がありましたら 是非アドバイスを頂きたいと思いまして投稿させて 頂きました。 よろしくお願いいたします。