• ベストアンサー

SPICEのlevel1とlevel3の違い

回路シミュレータSPICEの デバイスのモデリング精度のランクとして, level1,level2・・が用意されています. とくに,level1とlevel3との違いはどこにあるのでしょうか? 寄生容量や短チャネル効果の有無と聞いたことがありますが, できれば波形などを用いて説明している本やWebを ご紹介いただけたら幸いです. よろしくお願いいたします.

質問者が選んだベストアンサー

  • ベストアンサー
  • xpopo
  • ベストアンサー率77% (295/379)
回答No.1

下記の書籍が SPICE MODEL についてとても詳しいです。SPICE MODELについてのバイブルみたいな書です。MOSFETのLEVEL 1、2、3については Chapter 4. Metal-Oxide-Semiconductor Transistor (MOST) に詳述されてます。 Semiconductor Device Modeling with SPICE GIUSEPPE MASSOBRIO PAOLO ANTOGNETTI A McGRAW-HILL SPECIAL REPRINT EDITION http://www.amazon.co.jp/Semiconductor-Device-Modeling-Giuseppe-Massabrio/dp/0071349553

matlab_java_c
質問者

お礼

アマゾンの「なか見検索」でざっと眺めてみましたが、 たしかにMOSFETのモデリングについて詳しく書かれているようです。 図書館で注文してみようと思います。 ご回答ありがとうございました。

関連するQ&A

  • 回路シミュレータのモデル

    ロジックICの74HC541, 74HC541A, 74VHC541の回路シミュレータSpiceのモデルまたはIBISモデルが手にはいるWebサイトをご存知の方はいらっしゃいませんでしょうか。デバイスのメーカーは問いません。 よろしくお願いします。

  • 回路シミュレータLTspiceで、MOSFETモデル(レベル8)の登録方法について

    回路シミュレータLTspiceで、MOSFETモデル(レベル8)の登録方法について教えてください。 参考書やヘルプを見ながらローム製MOSFET(レベル3)まではうまく導入できたのですが、三洋製FETの導入がうまくできません。 三洋のスパイスデータのMOSFETモデルは、レベル8、BSIM3V3.2です。 以下のアドレスに、スパイスデータがあります。 http://www.semiconductor-sanyo.jp/search/sp.asp?PROD=CPH6413 ・libファイルを保管して、.INCでファイルを呼び出しております。 ・エラーを見るとファイルは呼び出せているのですが、ファイルのデータ形式が違うというようなエラーでした。 参考になるホームページでも結構ですので、導入方法を教えて頂きたくよろしくお願い申し上げます。

  • Excel内のデータに直接書き込むってやったことある人いますか?しかもバイナリで!!

    とあるツール(回路シミュレータSPICE)の出力データから1クリックでエクセルファイルに変換するツールを考えています。今のところデータ整理作業としては、 SPICE出力データ(倍精度バイナリデータ)=>Bin to 10進ASCII変換=>必要なデータを抽出=>エクセルファイルにコピペ=>保存(倍精度バイナリデータ) という感じで面倒かつ単調な作業が日々の暮らしになっています。でExcelの中身をバイナリエディタで眺めてみたところデータ管理はどうやらSPICE出力データと同じ倍精度バイナリデータで管理されているようでした。そこで、 SPICE出力データ(倍精度バイナリデータ)=>必要なデータを抽出=>エクセルファイルにコピペ(倍精度バイナリデータ)=>保存 てなことをやれないかと思ったわけです。しかしExcelファイル中身のフォーマットがどうなっているのか(セルの位置とかの管理)よくわからないのですが、何かいい方法とか資料とかはないでしょうか?分かる方いましたらよろしくお願いします。

  • (デジタル回路)TTLとCMOSの接続に関する質問

    デジタル回路を製作した時の話です。 TTLデバイスとCMOSデバイスを接続する必要があったため デバイス間の信号線を1kΩの抵抗でpull-upしました。 しかし、TTLデバイスからCMOSデバイスへの信号出力の際に、 信号の立ち上がり波形が、TTLレベル(2.5V程度)までは急峻に立ち上がるものの、 それ以降は単調増加せず、電源電圧5Vまでなだらかに立ち上がる波形となってしまいました。 この理由としてはどのようなものが考えられるでしょうか? 自分では、信号の立ち上がり時に、 TTLデバイスのピンに接続される容量性負荷(Cout)が、 2.5VまではTTLデバイスからの大きな電流により急速に充電され、 それ以降はpull-up抵抗からの小さな電流によりゆっくりと充電されるため、 このような波形となるのではないかと考えているのですが、 この考えで合っているでしょうか? デジタル回路に詳しい方ご教授をお願い致します。 [参考] 0V~2.5Vまで TTLデバイス(CPLD MAX7000s)からCoutに充電される電流: Iol=-8mA 2.5V~5Vまで pull-up抵抗からCoutに充電される電流: (5V-2.5V)/1kΩ=2.5mA

  • PWM回路

    次のようなパルス信号を得るにはどのような回路、デバイスがありますでしょうか? 精度、波形品位は厳しい要求はありません。  ・周波数 10kHz~100kHz 可変           周波数を可変中にDutyが変わらないこと。  ・Duty   10%~90% 可変           Dutyを可変中に周波数が変わらないこと。   555のようなタイマーICでは難しいでしょうか? アドバイス頂ければ幸いです。

  • LTspiceで理想積分器モデルを作りたい!

    LTspiceで理想積分器モデルを作りたい! PLL回路の設計のため、電子回路シミュレータ「LTspice」で、積分要素の伝達関数(Kv/s)を持つ「理想積分器」を作りたいです。 そこで、まずオペアンプを用いて、ゲインKvを持つ反転増幅回路と出力が反転する積分回路を作って直列につないで、シミュレーションしてみました。どちらの回路も電子回路の教科書にある典型的な物です。 しかし、位相特性が-90度でなく、ゲイン曲線も明らかにおかしな結果が出力されてしまいました。 オペアンプはLTspiceに入っている「opamp」という理想オペアンプ(と書いてある)を使ったのですが・・。 なんとかして理想積分回路を手に入れたいのですが、どうすればよいでしょうか・・?? どこかで既にspiceモデルライブラリとして提供されているのであればそれでも構いませんので、紹介していただけたら嬉しいです。 ちなみに、Pspiceだと「INTEG」という理想積分器の素子が最初から用意されていますが、あまりPspiceは使いたくないです。 pspiceがインストールしてあるフォルダから、INTEGのモデルライブラリを抜き出せないかとやってみましたが、どこにあるのかわかりませんでした・・。 よろしくお願いしますm(__)m

  • LTspiceと実機の誤差

    LTspiceを用いて楽器用のアンプを製作設計してみています。 素子は2sk117 BLランク DC24v駆動です。 回路図は添付のような普通のFETの増幅(初段)でして、実際に組んでみると大変ローノイズなのですが、出力がかなりバリバリと歪んでしまいます。 ちなみに実機ではC1とR3の間にて7~8v程度の出力が観測されました。 spiceの段階でもサイン波の形を維持して歪んでいますが、この波形であればバリバリとはいわないナチュラルな感じに収まると思い組んでみたものの、随分耳障りな歪みが出るのだと困ってしまいました。(PCで実機の波形観測したところ、鋭い歪みが発生していました) k117BLのスパイスデータは以下でやりました。 NJF(Vto=-0.75 Beta=23m Lambda=5m Is=10f Isr=100f Vk=100 Alpha=10u Rd=15 Rs=15 CGD=9p CGS=15p Pb=0.55 M=0.33 mfg=TOSHIBA) シュミレーションと実際の結果とは随分違うのですが、バリバリといった歪みは何が原因なのでしょうか。それとも、シュミレーションがずれているのでしょうか・・・?

  • ロジック回路の遅延時間について教えてください

    2入力のAND回路を用意して、そのA入力端子に振幅が5.0V、周波数250KHz、 立ち上がり、立下り時間がともに3nsの信号を入力し、B入力端子に振幅が 5.0V、周波数4KHz、立ち上がり、立下り時間がともに3nsの信号を入力した のですが、AND回路の出力にハザードが発生してしまいました。 そのためAND回路のA入力端子の前段にNOT回路を2段挿入して、その立ち上がり 時間を1段あたり1.0nsにするとともにA、B入力端子に加える信号の立ち上がり 時間も0.1nsに、またAND回路の立ち上がり時間も0.1nsに変更したところ ハザードは除去できたのですが、これはシミュレータだからできたことなので これだけ高速の立ち上がり時間(遅れ時間)をもつデバイスは現実に存在 するのでしょうか。 ご存じの方、よろしくお願いします。

  • ■Photoshop CS4で1画像のある部分だけ画質調節したい場合■

    ■Photoshop CS4で1画像のある部分だけ画質調節したい場合■ 現在Photoshop CS4を使っています。 画像保存時でちょっと困ったことがあり、相談させてください。 画像の容量を極力抑えるため、1画像のある箇所だけ画質をあげ、他は画質を下げて保存したいのですが、どうすればいいでしょうか? CS3では「Webおよびデバイス用に保存」でチャンネル範囲を部分的に画質調節できたのですが・・CS4では「Webおよびデバイス用に保存」で画質を選ぶ際に、マスクボタンがないため 同様な手順ができなくなってしまいました。 よろしくお願いします。

  • CPUとかでクロストークが抑えられているのはなぜですか?

    ずっと疑問なのですが、高周波回路では数百MHzを超えてくると配線のインダクタンスとか配線間の容量でほかの配線とクロストークしてしまうため、ストリップラインにしたりといった工夫が必要ですが、 一方で最近のCPUとかって数GHzとかいっていますが、なぜこんなことが可能なのでしょうか? 以前何かの本でデジタルだからいくらでも周波数を上げられる、みたいなことが書かれていたのですが、本当なのでしょうか? むしろデジタルでは矩形波を扱うので、高次高調波とか高周波成分がたくさん含まれていて、クロストークのせいですぐに波形がなまってしまい、信号を送れなくなると思うのですが・・・ またCPUに限らずLANとか普通のケーブルでもギガヘルツレベルの信号を普通に扱っていますが、なぜ高周波回路で見られるようなクロストークがじゃまにならないのでしょうか?