• 締切済み

凸形波形出力回路

凸方の波形が出力される発振回路を作ろうと考えていますが、どうやったら簡単にできますか。 入力が5Vで出力は0、2.5、5Vの3状態の波形が希望なのですが…     ___   →5V   ___|   |___  →2.5V ___|       |___→GND

  • 科学
  • 回答数5
  • ありがとう数0

みんなの回答

  • oyaoya65
  • ベストアンサー率48% (846/1728)
回答No.5

#1,#3です。 設計は 前段のJK-FF1の入力J1K1,JK-FF2の入力J2K2, と同期クロックの立上りまたは立下がりエッジの直前の FF1の出力Q1-,~Q1-,FF2の出力Q2-,~Q2- の8通りの信号の時系列から 同期クロックの立上りまたは立下がりエッジの直後の FF1の出力Q1,~Q1,FF2の出力Q2,~Q2 を得るための入力信号J1K1,J2K2を状態遷移図を書いて設計します。 状態遷移図の入力時系列の組は J1|K1|J2|K2|Q1-|~Q1-|Q2-|~Q2-|0|1| となります。最後の0=GND,1=Vccです。 出力時系列の組は Q1|~Q1|Q2|~Q2| です。 状態遷移図の作り方はのURLを参考にしてください。 状態遷移図を完成させ J1,K1,J2,K2を|Q1-|~Q1-|Q2-|~Q2-|0|1|のセットの信号で表し、右辺の出力信号を必要に応じて論理ゲート素子を使って左辺のそれぞれの入力端子に接続すればOKです。各信号の論理式は2通り以上存在する場合もありますので最も簡単な式を採用します。 例えばJ1K1J2K2の内のJ1K1は J1=~Q1- ← ~Q1をJ1に接続 K1=Q1- ← Q1をK1に接続 となります。 J2K2についてはやってみてください。 同期式カウンター/UpDownカウンタ参考URL http://www.kochi-tech.ac.jp/library/ron/2003/2003ele/1040215.pdf http://tamuro.gooside.com/guen/UDCounter.html など 書籍では「論理回路の設計」といった類の専門書を探しカウンター回路の設計に詳しい本を電気電子関連専門書を扱っている本屋で探してみてください。 J2K2の論理式が上記を勉強しても分からなかった場合は再度補足質問してください。

  • Piazzolla
  • ベストアンサー率44% (88/196)
回答No.4

お返事ありがとうございました。 私も具体的に考えてみたのですが、思っていた以上に面倒だと言うことが分かりました。^^; まず、クリップ回路の件ですが、 http://homepage3.nifty.com/ichian/analog/dclip/dclip_1.gif ここの回路図のの抵抗と並列ダイオードを入れ替えたものです。しかし、よく考えてみると正弦波や三角波でなければ、凸形になりませんね。ダイオード一つでは、0.7V程度なので、これも改良せねばなりません。 あれこれ考えているうちに、B級プッシュプル回路を改良して、C級で動作させたらどうかな?と思いました。 しかし原理的には簡単かと思ったのですが、具体的に考えていくと調整するのが大変そうです。 私が言うのもなんですが、#3さんが示したほうが確実ですね。

  • oyaoya65
  • ベストアンサー率48% (846/1728)
回答No.3

JK-FFを2段使って同期式アップダウンカウンタを作ります。 1段目、2段目のQの出力をQ1,Q2とすると Q2,Q1が 00-01-10-01-最初(00)に戻る、後は繰り返し。 となるように設計します。 そのQ1とQ2をOPアンプ加算回路の入力端子の Q2を2倍の端子、Q1を1倍の端子に接続し、最大の振幅が丁度5VになるようにOPアンプの帰還抵抗を選べば希望の出力が得られます。 JK-FFのCK端子にか共通のクロックを入力します。 クロックはTTL回路とCと可変抵抗で作れば良いですね。 固定周波数のクロックであれば、RとCとNANDゲート2つで出来ますね(大抵のデジタル回路の本に発信回路が載っています。)。 OPアンプの2つの入力回路の抵抗をR(Q1を接続する方)とすれば、もう一方は半分の抵抗R/2(Q2を接続する方)、帰還抵抗RfはR/2になります。JK-FFのQ1,Q2の論理1の電圧が5Vより多少低い分、Rfの抵抗に直列に半固定抵抗を入れて、Q2Q1=10のときOPアンプの出力が5Vになるように調整します。

risingsuncom
質問者

補足

ご回答ありがとうございます。馬鹿ですいませんが、図かなにかで、詳細いただけないでしょうか。JK-FFのアップダウンカウンタのところなのですが、00-01-10-01に設計するにはどのようにしたらよいでしょうか。 いろいろ考えてみたのですが、できなくて…。何か参考になる本などありますか?

  • Piazzolla
  • ベストアンサー率44% (88/196)
回答No.2

ご質問の波形では、GNDの位置が一番下ですが、2.5V の位置をGNDにしておきます。     _____     →+2.5V   ___|   |___  →GND ___|       |___→-2.5V GNDをはさんで、+2.5Vと-2.5Vの波形になります。丁度、PCM通信などでおなじみの複流RZ方式の波形ににています。 方形波発振回路を両波クリップ回路(リミッタではない。)に加えれば、この形になります。その出力をクランプ回路を通してGNDレベルを元の位置に持ち上げれば出来そうです。 実際に作ったわけではないので、出来なかったらすみません。

risingsuncom
質問者

補足

ご回答ありがとうございます。すいません考えたんですが、私にはできなそうな気がしています。クリップ回路を加え波形を使うというのは思い付かなかったです。しかしどのように凸形にするのかがわかりませんでした。お手数ですが、もう少し詳細いただけないでしょうか。

  • oyaoya65
  • ベストアンサー率48% (846/1728)
回答No.1

繰り返し周期T(周波数)と周波数の安定度とか 各電圧レベルの保持時間は皆同じと いった制約はありますか? 簡単には、 デジタル発信回路と 3進のアップダウンカウンターと オペアンプの加算回路 を組み合わせれば作れると思います。

risingsuncom
質問者

補足

回答ありがとうございます。各電圧の保持時間は同じにしたいです。周波数は特に考えていません。 またいろいろ考えていたんですが、アップダウンカウンタとオペアンプを使ってどのように作ればよいのでしょうか。もう少し詳細いただけないでしょうか。

関連するQ&A

  • 発振回路の出力波形について

    発振回路の出力波形と言うのは正弦波やら三角波、方形波などいろいろありますが、これは回路形式によって決まるという認識でよいのでしょうか。例えば、共振器がLCならばどんな回路でも正弦波が出力されるとかハートレー型では正弦波になるなどです。 そして、各発振回路の説明を見ても出力波形についてはあまり論じられていないように思います。これはなぜでしょうか。あまり出力の波形そのものには興味がないのか、それとも回路形式は同じでも使い方が違うと出力波形が異なる(?)ということでしょうか。

  • シュミットトリガの出力波形について

    先日、シュミットトリガによる発振回路の実験を行いました。 実験手順は (1)プロットボードに図の回路を組み込む。 (2)出力outの波形をオシロスコープで観測・記録する。 というものです。 「この回路において出力の波形を理論的に説明しなさい」という課題が出されたのですが、この場合、なんと答えたらよろしいのでしょうか? 下図の左側が回路図で、右が出力波形の図です。 見にくいですが、CH1は Volt:0.1×10 v/div Time:2m s/div となっております。 なお、GND(+5v)は誤植です。実際はただのGNDです。 よろしくお願いします。

  • 波形に関して

    添付画像の波形に関して質問があります。 この波形は、一石のTr回路発振回路(エミッタ接地電流バイアス型)における、入力(ベース電圧)と出力(コレクタ電圧)の波形です。 下が入力電圧。上が出力電圧です。 入力に対して、出力が何倍に増幅されているのかを知りたいのですが、見方がいまいちわかりません。 互のスタート点で、5.12Vと654.2mVを比べれば良いのでしょうか? そうすると、10倍ほどしか増幅されていないので、この波形がずっと振幅を繰り返しても発振してるとは言えないのでしょうか? この波形を見るときは発振回路のループを切断しています。 どうか回答のほど宜しくお願いします。

  • なみ型波形の発振回路

    こんばんわです。 クリスマスの電飾に使う回路を組んでいますが、ちょっと壁に当たってしまっているので質問させていただきます。よろしくお願いします。 NANDゲート2個とC、Rでクロックを発振しました。この状態で、矩形波の出力を確認しました。 しかし、「じわー、じわー」とLEDが光るものを目的としています。クロック出力を、ダイオードを通してTRのベースに入力する際、そのベースにコンデンサを入れると、遅延効果があり、じわーが実現します。 しかしそれは、クロックがLになるときであり、Hになるときは、一瞬で立ち上がってしまいます。 つまり、希望するなみ型波形の、後半の半分だけが実現しており、LからHに立ち上がるときのなめらかな波形はなく、矩形のままです。 なみ型波形の発振を実現するには、矩形波を加工するのは無理なんでしょうか。ロジック回路的思考しか持たない私は、こういったアナログ波の発振方法は見当もつきません。 どこかこういった回路を紹介しているサイト等、なにかヒントをいただければうれしいです。 よろしくお願いします。

  • 回路について教えてください!!

    PWM発振回路について積分回路での三角波形が乱れてしまいます。直す方法がわかりません。 現在、タイマIC(NE555)とオペアンプ(LMC662)を用いてPWM発振回路の作成をしています。 タイマICでデューティ比0.5のクロック波形(5V, 6.8kHz)を作り、積分回路を通して三角波形を出力します。その時、積分回路において可変抵抗を操作することで基準電圧をGNDに近づけようとすると三角波形が非常に乱れ、周波数・位相が全く違うものになってしまいます。乱れた波形をどうにか安定したものにしたいです。 解決策を考えたのですがわかりません。どなたか教えてください。

  • 発振回路の出力波形がなまる原因?

    27MHzの水晶振動子にて、発振回路を作製したのですが、IC(74HCU04)の出力をオシロスコープで見ると、矩形波がなまった波形になります。 この原因は何でしょうか? 74HCU04には27MHzは速すぎる。 オシロのプローブの容量とかでなまってしまう。 とか個人的には考えているのですが、よく分かりません・・・

  • 微分回路、積分回路の出力波形からの時定数の読み方

    微分回路、積分回路それぞれに方形波を入力し、出力波形をオシロスコープで観察したのですが、この出力波形から時定数をどのように読み取ればいいのでしょうか?

  • 矩形波から波形を変える回路

    矩形波を入力すると、出力波形Bのような出力が得られる回路を探しています。 出力波形Aであれば、単純なRCのフィルタ回路で可能ですが、 波形Bを作ろうとしたら、意外と難しくてどんな回路にすればいいのか 思いつきません。 できれば、パッシブ素子だけで実現できれば理想的ですが、OPアンプ1個 程度であれば、アクティブ素子が必要になっても仕方ないと思っています。 よろしくお願いします。

  • 積分回路で、出力電圧波形を描きたい

    添付ファイルにて 理想オペアンプの性質を用いて、積分回路の入力電圧viに対する出力電圧voの波形を描きたいのですがよくわかりません。 理想オペアンプの為、vo=-500∫vidtという式が成り立つことはわかりました。 このため、入力電圧の式を積分すればいいと思うのですがどのように式に直すのかわかりません。(フーリエ級数で求めるのでしょか?) また、積分したとしても波形をどのように描けばいいのかわかりません。(おそらく三角波になると思いますが、式からどのように描けばいいのかわかりません。) よろしくお願いいたします。 ※入力電圧は方形波で、最大電圧が10V,周期は4msです。

  • 積分回路の出力波形について

    積分回路に矩形波を入力すると三角波が出ます。その三角波の頂点がクロスオーバー歪によって波形が歪んでいます。このクロスオーバー歪が出る原理をオペアンプの内部の動作で教えてください。オペアンプの出力段はC級プッシュブルです。