• ベストアンサー

厚膜によるクラック

ガラス基板に膜を成膜し熱処理をすると、 厚膜の場合クラックが生じ、薄膜だとクラックが生じないのですが、 この理由は何ででしょうか。

noname#62397
noname#62397

質問者が選んだベストアンサー

  • ベストアンサー
  • inara
  • ベストアンサー率72% (293/404)
回答No.3

GaAs基板に 1 μm の酸化Si(SiO2)をプラズマCVD法(基板温度300℃)で成膜したときクラックだらけでしたが、真空蒸着(基板非加熱)ではクラックが入りませんでした(経験談)。 クラックが入る主な要因は (1) 膜と基板の熱膨張率差 (2) 成膜時の温度 (3) 膜のヤング率 (4) 膜の引っ張り強度 (5) 膜と基板の密着性 です。熱膨張率差が大きいと、成膜時の温度から室温に戻したときの熱応力が大きくなり、クラックが入りやすくなります。正確に言えば、基板の熱膨張率を αs [1/℃]、膜のそれを αf [1/℃] 、成膜温度を Tg[℃]、室温を Ta [℃] とすると、成膜後に室温に戻したときに膜が受ける熱応力 σ [N/m^2] は、基板の厚さが膜よりはるかに大きい場合、 σ = E*(αs -αf)*(Tg - Ta) で表されます。ただし、E は膜のヤング率 [ Pa = N/m^2 ]、σ の符号は、膜が圧縮応力を受けるときを正とします。膜のヤング率(縦弾性係数)が大きいほど(硬い膜ほど)応力が大きくなります。普通、Tg > Ta なので、αs > αf ならば圧縮、αs < αf ならば引張り応力となりますが、クラックが入るという現象は、膜が引張り応力を受ける場合ですので、原則的には、αs > αf の場合はクラックは発生しません。ガラスは一般に金属や半導体よりも熱膨張率が小さいので、αs < αf となって、膜は引張り応力を受け、クラックが発生しやすくなります。 膜の最大引っ張り強度(それ以上の応力で膜にクラックが発生する)を P [ Pa = N/m^2 ] としたとき、クラックの発生する条件は σ = E*(αs -αf)*(Tg - Ta) > P となります。実は、この式は、膜厚で平均した平均熱応力での話なので、厳密には膜の厚さ方向の熱応力分布を考える必要があります(そのため、上式には膜厚が出てきません)。 膜厚が大きいほどクラックが入りやすいというのは、膜厚が厚いほど膜の応力が大きくなるからです。材料力学のテキストを見れば理解できると思いますが、「梁」を曲げたときの梁の応力分布は、梁の中立面を境に、引張り応力と圧縮応力に分かれます。梁の凹んだほうが圧縮、凸側が引張り応力を受けますが、その大きさは中立面の厚さからの距離に比例します。成膜後に室温に冷却するときに、膜は引張り応力を受け、基板は圧縮応力を受けますが、基板のほうがはるかに厚いので、基板が大きく湾曲することはなくて、結果的に室温まで冷却したとき、基板上の膜側が凸になるように基板(梁)が湾曲したような状態になります。したがって、膜の表面に近いほど引張り応力が大きくなります(応力は中立面(基板の中)からの距離に比例)。したがって、厚い膜ほど表面からクラックが発生しやすくなります。 膜と基板の密着性が悪いと、基板と膜の界面位置での応力(膜表面より小さい)によって、膜が基板から完全に剥離してしまうので、クラックというより、膜が剥離してしまいます。 最初の経験談に戻りますが、真空蒸着でクラックが入らなかったのは、(Tg - Ta) が小さかったからです。ガラスは一般的にほとんどの材料と密着性が悪いので、間に、密着性の良い薄い膜(TiやSiNなど)をはさんだりすることがあります。

その他の回答 (2)

  • sanasha
  • ベストアンサー率54% (39/71)
回答No.2

 まず第一に膜の内部応力の増加。更に薄膜の場合、下地(この場合はガラス基板)の面情報を拾っているのでクラックが入らない。厚味が増すと膜材料の性質が出てくる。  次に成膜の際に膜に内部応力を高くする物質を吸収?していないか。(コンタミ、ガス、その他) 

  • outerlimit
  • ベストアンサー率26% (993/3718)
回答No.1

膜と基盤の熱膨張率の違いによる応力

関連するQ&A

  • 剥がれにくい金薄膜を作成する方法

    絶縁体の上に導電性の金属膜のパターンを型紙などを用いて作成しようとしています. スパッタでガラス上に金を成膜したのですが,簡単に剥がれてしまいます.ガラス上に剥がれにくい金薄膜を作成するテクニックがあれば教えてください. または,基板は絶縁体であれば良いので,ガラス以外で適して基板があれば教えてください. よろしくお願いします.

  • 製膜と成膜の違い

    薄膜の形成において、製膜と成膜の違いとは何でしょうか?

  • 薄膜の密度測定方法

    ガラス基板、多孔質体上に薄膜を成膜しているのですが、 薄膜のみの密度を測定することは可能なのでしょうか? 教えてください。

  • 導電膜に関してです。

    スパッタリング法で導電薄膜の作製を行いました。 アニール後の薄膜の電気伝導率が、膜厚に反比例して低下しました。 基板と膜との熱膨張係数の違いにより、亀裂が生じたのではと考えSEM測定を行いましたが、亀裂は見られませんでした。 何が原因で電気伝導率の低下が起こっているのでしょうか。 どなたかご存知の方、よろしくお願いします。

  • ポリマーフィルムの膜厚

    ポリスチレン(PS)とかポリメチルメタクリレート(PMMA)などの溶液をスピンコートを用いて、ガラス基板上に薄膜を作ろうとしているのですが、濃度と膜厚と回転速度の関係がわかりません。 よく用いられるポリマーについて、こういったデータベースがどこかにありませんか?或いは単純な関係式がないでしょうか?

  • フォトルミネッセンス測定で

    ガラス基板上に製膜したシリコン薄膜のフォトルミネッセンスを 測定したんですが、膜が薄いせいか基板が光ってしまいます。 何かよい方法はないでしょうか?

  • 低抵抗ITO薄膜の成膜可能なメーカー

    研究試験用に低抵抗のITO薄膜をガラス上に成膜してくれそうなメーカーを探しております。 ITO皮膜の条件としては,表面抵抗が2±1Ω/□で透過率も80%近くあることです。また,基板ガラスは,通常のソーダガラスで,大きさは12in角です。ルーチンではなく試作で十分ですので,試験的に少量(130枚)ガラス上に成膜してくれるようなメーカーをご存じの方,ぜひ教えてください。

  • SiO2薄膜の色の違いについて

    はじめまして,私はスパッタ装置を用いてSiO2薄膜を成膜しているのですが,成膜条件を変化させてみたところ,基板上に黒い薄膜が形成される場合と黄色い薄膜が形成される場合がありました. そこで質問なのですが,このSiO2薄膜の色の違いは何によるものなのでしょうか? 天然の水晶ですと他の不純物によって色の違いが出てくると思いますが,私の場合不純物の混入が原因だとは思えません. SiO2の結晶構造の違いで色が変化したりしているのでしょうか? どなたかご意見を頂けるとありがたいです. よろしくお願いします.

  • 導電性基板についた薄膜をはがす方法は?

    導電性基板についた薄膜の性能評価をしたい場合に 基板の影響を避けるために膜をはがしたいのですが。 どこかの文献にはエポキシを使って剥がすようなことが書いてあったのですが、イマイチ意味がわかりません。薄膜がついた基板の上に直接エポキシを流し込んで固まってからはがすと、膜もぺロッとエポキシ側にくっついてくるってことですか?違うのかな?また、これ以外にもいい方法があれば教えてください。

  • セラミック部品の半田クラックについて

    実装基板を信頼性評価のために熱衝撃試験に投入したところ、フィルター等のセラミック部品にのみ半田クラックが発生しました。 原因は、FR-4基板とセラミックの熱膨張係数差によるものと推測しています。 そこで質問なのですが、熱衝撃試験によるセラミック部品の半田クラックは、一般的な常識なのでしょうか? それとも、何らかの実装条件が悪いために顕在化しているものなのでしょうか? また、こうすればクラックの抑制に効果的と言うものがあればアドバイスをお願いします(リフロー温度を低めにするとか、本加熱後の基板冷却を急勾配にする等々・・・) 【条件】 ・FR-4金フラッシュ仕様 + セラミック製フィルター ・はんだ Sn62.8/Pb36.8/Ag0.4(銀入り共晶はんだ) ・試験条件 -40℃⇔+80℃(各30分) ・300サイクル頃からクラック発生 宜しくお願いいたします。