• 締切済み

Flip Flop

Flip Flop に入力するためのローレベルとはGNDじゃなければいけないんでしょうか。 マイナスの電圧でも構わないんでしょうか。

みんなの回答

noname#65902
noname#65902
回答No.1

> マイナスの電圧でも 大抵のロジックICはGNDよりも低い電圧の入力を禁止しています。 保護回路が入っているとはいえ、守らないと永久破壊します。 > GNDじゃなければいけないんでしょうか これ以下なら"Low" と認識する、という電圧があり、 これを下回っていれば Low として受け付けます。 C-MOS なら 大抵 電源電圧 x 0.3 [V] くらい。

agemono
質問者

お礼

ありがとうございます。

関連するQ&A

  • ラッチとフリップフロップの違いについて

    現在ディジタル回路の勉強をしています。 そこで質問です。 SR-LやSR-FFがありますが、LatchとFlip Flopの違いがイマイチ調べても良くわかりません。 どういった違いがあるのですか?どなたか教えてください。 よろしくお願いします。

  • Dフリップフロップについて

    Dフリップフロップを使用して回路を作ったのですが、 クロックの立上りエッジでD入力のデータを出力するはずが、 10回に4~5回程度、立下りエッジでD入力のデータを出力します。 誰かこの様な現象の解決方法のアドバイスをお願いします。 使用状況は下記です。 1.使用しているDフリップフロップ    東芝製 TC74HC74AP(2個入り) 2.使用状態    パッケージ内の1つを使用。    残り1つは、D入力端子,CLK端子,出力端子(Q,/Q)    はオープン。SET,PR端子はGND接続。 3.その他   ?電源(0/5V)は安定(オシロで確認済み)   ?ICを新品に付け替えても同現象。   ?パスコンを強化しても同現象(現在0.1μF)

  • フリップフロップについて

    フリップフロップのリセット入力、プリセット入力、外部スイッチの多くは 負論理(通常は1でオンになるときだけ0)で設計されていますが、 それはなぜでしょうか。 正論理では何か問題があるのですか?

  • フリップフロップのカウンタについて

    JKフリップフロップを用いると2進カウンタなどができますよね、 そのなか(非同期式カウンタ)で前段のFF(フリップフロップ)の出力から次のFFのCK(クロック)等の入力として用いられているのがありますが、それはどんな理由でそうしているのでしょうか? おねがいします。 質問がわかり難い場合は補足つけます。

  • フリップフロップについて

    フリップフロップについて質問があります。 参考書では最初、セット、リセットの入力を 設定していますが、その際、NAND or NOR 回路につながる もう一方の入力はどのように考えたらいいのでしょうか? ※参考書では入力が1つしかないのに出力Qの値が決まって います。以上、よろしくお願い致します。

  • フリップフロップ回路を自作するには?

    フリップフロップ回路を自作したいのですが、電源電圧24Vで作動するようにする為には、どのように作るればいいか御教授願います。 他の回答に(http://okwave.jp/qa/q6410081.html)のような、電源電圧3~15Vで動作可能な図もあったのですが、リレー以外で変える部品があるのかどうかが判りません。 よろしくお願いします。

  • 初歩的な質問

    すごく初歩的な質問ですが、初歩的すぎてどこにも載っていません。 教えてください。 電子回路中のハイレベルはプラスの電圧。 ローレベルはマイナスの電圧。 でいいんですか?

  • 画像にある状態遷移表の簡単化と、それに対してJKフリップフロップを用い

    画像にある状態遷移表の簡単化と、それに対してJKフリップフロップを用いてフリップフロップ入力関数と出力の求める問題なんですがどういう手順でやればいいのかわかりません! 誰か助言をお願いします!

  • フリップフロップを用いた同期式カウンタの設計について

    フリップフロップを用いた同期式カウンタの設計について フリップフロップを用いた同期式カウンタは動作上、 入力のクロックがポジティブエッジトリガ型でもネガティブエッジトリガ型でも出力結果に影響はしないのでしょうか?

  • 論理回路R-Sフリップフロップ

    R-Sフリップフロップは論理の入力でR=1、S=1は禁止入力とされていますが、実際には入力可能です、これってどういうことなんですか?どなたか教えてください。

専門家に質問してみよう