ADコンバータのクロック入力ピンについて

このQ&Aのポイント
  • ADコンバータ(ADC08351)のクロック入力ピンについて、クロック信号の入力部分で減衰が発生している問題について教えてください。
  • ADコンバータ(ADC08351)のクロック信号入力ピンで、わに口クリップを使用していると波形が変わってしまう問題が発生しています。対処方法を教えてください。
  • ADコンバータ(ADC08351)のクロック信号入力ピンで減衰が発生し、復調がうまくできません。わに口クリップの使用が原因かどうか、対処方法を教えてください。
回答を見る
  • ベストアンサー

ADコンバータ(ADC08351)のクロック入力ピンについて

周波数500KHzでVp-p=1Vの交流信号を、ADC08351を用いてAD変換したいと考えております。仕様は以下のとおりです。 Vin=Vp-p=1V(基準電圧0V) Vref=3.3V /OE=0V(つまり常にHigh状態) CLK=8MHz VA=VD=3.3V AGND=DGND=0V これで、回路構成をデータシート(ADC08351)の13ページのようにしました。入力信号の部分は多少違うのですが、まずボルテージフォロアを通し出力抵抗を下げ、その後、コンデンサ(0.1uF)を通して直流成分をカットしておりますので、まず大丈夫だと考えております。デジタル電源とアナログ電源の間のチョークコイルは470uHのものを使用しております。パスコンの値はデータシートのとおりです。個人的には、これで万全だと思ったのですが、結果、上手く復調できませんでした。 その理由として、クロック信号の入力部分となるのですが、これはクロック発振器(Vp-p=3Vほどの周波数8MHz生成)から直接わに口クリップで入力ピンにつないでおります。すると、発振器の部分をオシロスコープで測定するとVp-p=3Vほどの周波数8MHzのクロック信号が確かに出ているのですが、わに口クリップの先であるクロック信号入力ピンの部分をオシロスコープで測定すると、Vp-p=300mVほどの周波数8MHzに減衰しております。つまり、わに口クリップの両端で信号の波形が変わっております。これが原因で復調が出来ないのですが、どうすればよろしいのでしょうか? わに口クリップを使用しているのがいけないのでしょうか? もし、そうだとした場合どのように対処すればよろしいのでしょうか? どなたか分かる方がいれば教えていただけると幸いです。

noname#137276
noname#137276

質問者が選んだベストアンサー

  • ベストアンサー
回答No.2

>ショートはしておりませんでした。 だとすると、ワニ口ケーブルが断線しているとは考えられないでしょうか? 普通に考えてワニ口の両端で振幅がまったく違うというのはあり得ません。(反射の影響で波形の形が変わることは良くあるのですが・・・) >隣のVDピンは基準電圧が3.3VでVp-p=300mVのノイズがのっている波形となっております。 62.5nsごとにスパイクが出ている波形なんでしょうか?62.5nsの間3.15V、次の62.5nsで3.45Vの波形なのでしょうか? Vp-pの情報だけではいまいち具体的な波形が想像できないのですが・・・ スパイクが見えているのであればクロック発振器にパス紺が入っていないのでは?(測定方法に問題があるとも考えられますが) 振幅300mVのクロック見たいな波形が見えているのであれば、それぞれの回路のグランド接続が弱いか、電源の能力が足りてないのではないでしょうか? それぞれの回路が物理的に離れた場所に構成しているようですが、電源供給しているケーブルが細くてグランド共通にできていないとも考えられますし、クロック発振器がドライブした際に吸い込んだ電流分だけ電圧降下しているようにも思われます。 散文になってしまいましたが、参考になれば幸いです。

noname#137276
質問者

お礼

お返事ありがとうございます。 原因を調べていたのですが、半田付けのミスという単純な原因でした。 いろいろ相談にのっていただいてありがとうございます。

その他の回答 (1)

回答No.1

>Vp-p=300mV 何V中心で300mVなんでしょうか? ワニ口クリップで隣のVDピンとショートしてませんか?

noname#137276
質問者

お礼

お返事ありがとうございます。 >何V中心で300mVなんでしょうか? 基準電圧は0Vです。 >ワニ口クリップで隣のVDピンとショートしてませんか? そちらのほうも確認してみましたが、ショートはしておりませんでした。 隣のVDピンは基準電圧が3.3VでVp-p=300mVのノイズがのっている波形となっております。

関連するQ&A

  • ADコンバータ(ADC08351)のデジタルの出力波形について

    現在、ADコンバータ(ADC08351)を用いて、周波数500KHzの基準電圧が0VでVp-p=1.5Vの信号を、ADC08351を用いてAD変換したいと考えております。 仕様は以下のとおりです。 Vin=Vp-p=1.5V(基準電圧0V) Vref=2V /OE=0V(つまり常にHigh状態) CLK=2MHz(V=3.3V) VA=VD=3.3V AGND=DGND=0V この仕様でAD変換を行った結果、上手くAD変換することができませんでした。 クロック信号は2MHzとそこまで大きくはないので、ノイズはほとんどでておりません。(Vp-p=60mVくらい) 上手くいっていない具体的な説明ですが、D6(最上位ビットから3番目)の波形が、入力信号が下がっているところで、立ち上がっています。これは、ディレイによるものかとも考えたのですが、D7の信号波形はこのD6の波形をインバータを通したような波形になっています(つまりD6の信号が"1"のときはD7の信号は"0")。この結果正しい波形はでていないと判断しました。また、LSBのほうは明らかにデジタル出力波形はおかしく、正しく復調できていないとすぐに気づくようなものになっています。 また、入力信号をADコンバータの入力へ入れる前に、何か増幅器を通して、矩形波(パルス波)のような波形にした後に入力すれば間違いなく復調できるかと考えているのですがどうでしょうか? ただ、その場合入力信号が電源電圧まで増幅されてしまうのではないかという欠点はあると思うのですが。 どこが上手くいっていないのか詳しく説明できていないとは思いますが、どなたか分かる方いましたらアドバイスのほうよろしくお願いします。

  • AD変換器(ADC08351)について

    現在、周波数2MHzの基準電圧が0VでVp-p=1Vの信号を、ADC08351を用いてAD変換したいと考えております。ただ、AD変換器について理解が不足しており、データシートを見てもよく分かりません。そこで、みなさんに私の仕様を確かめてもらいたいと思っています。 Vin=Vp-p=1V(基準電圧0V) Vref=1V /OE=0V(つまり常にHigh状態) CLK=48MHz(V=3.3V) VA=VD=3.3V AGND=DGND=0V とPIN接続を行おうと思います。これでよろしいでしょうか? ちなみに、よく分からない点として、アナログ信号入力は0.5Vp-p~0.68VAとなっているのですが、これはVA=3.3Vの場合、0.68VA=2.24Vとなり、Vp-p=0.5V~2.24Vという理解でよろしいのでしょうか?

  • ADコンバータ(ADC08351)で発生するノイズついて

    現在、周波数500KHzでVp-p=1Vの交流信号を、ADC08351を用いてAD変換したいと考えております。仕様は以下のとおりです。 Vin=Vp-p=1V(基準電圧0V) Vref=3.3V /OE=0V(つまり常にHigh状態) CLK=48MHz VA=VD=3.3V AGND=DGND=0V これで、回路構成をデータシート(ADC08351)の10ページのようにしました。入力信号の部分は多少違うのですが、まずボルテージフォロアを通し出力抵抗を下げ、その後、コンデンサ(0.1uF)を通して直流成分をカットしておりますので、まず大丈夫だと考えております。デジタル電源とアナログ電源の間のチョークコイルは470uHのものを使用しております。パスコンの値はデータシートのとおりです。個人的には、これで万全だと思ったのですが、結果、VAやVD、またAVSSやDVSSなどにVp-p=300mVほどのノイズがのっておりました。 原因が分からず困っております。もし、原因が分かる方がいましたら教えていただけると幸いです。 主な原因かは不明ですが、私は半田付けが非常に苦手で、回路構成は10ページのとおりなのですが、配線は結構汚くなっており、もしかするとこちらが原因なのでしょうか?

  • ADコンバータの使い方について

    現在、1Vp-p(10kHz)の信号をADコンバータ→集積抵抗→バッファ(インバータ)→CPLDといった構成で回路を作っています。入力信号はファンクションジェネレータから反転増幅回路を通した後、1Vp-pまで落して入力しています。エンコードCLKは水晶発信機からCPLDを使って分周し、5MHz程度で入力(1V0-p)しています。しかし、ADCの出力を見ることができません。実際、バッファの出力を見たところ、Hの状態になっているため、ADCからの出力は出ていないと思います。使用しているコンバータはAD9214(アナログデバイセズ)ですが、不安なピンがいくつかあります。学生ですので、誤解している点も多々あるかとおもいますが、誤っている点をご教授いただきたくおもいます。 ピン配置 1-4:オープン 5,8,11:AGND 6,7,12:AVDD(レギュレータから3.3V) AIN(9):アナログ入力 AIN(反転)(10):抵抗とキャパシタを直列でAGND PWRDN:AGND DVDD:3.3V

  • クロック数について

    P3の700MhzとP3の800MHZがあります。 クロック数は100違います。 *100違うと、どれくらい速いのですか? *800MHZで何が出来ますか?←謎 *プログラム(c言語)をやってみたいのですが、CPUはどれぐらい(周波数)必要ですか? お願いします。

  • FM変復調実験の課題

    先日、学校でFM変調器、FM復調器、低周波発振器、オシロスコープを用いて波形を観測するFM変復調(周波数変調・復調)実験を行ったのですがそれについて出された課題が、実験を行ったメンバー全員が提出しても受理されず、正しい解答が分からず困っています。 課題は、 (1)発振器の出力を変化させた場合、周波数変調波にどのような変化が見られたか。 (2)発振器の周波数を変化させた場合、周波数変調波にどのような変化が見られたか。 (3)オシロスコープで変調信号と周波数変調波を同時に観測するさい、片方で同期を取った場合、何故もう一方の信号がオシロスコープ上で静止しないのか。 というものです。 担当の先生に伺っても「なんで分からないのか分からない」と言ったような態度で気だるそうに説明してくるのですが、毎回言ってくることが違い、生徒がこういう言い方をするのも如何なものかと思いますがハッキリ言って要点が全くまとめられておらず、こちらも「何をおっしゃっているのか分からない」と言う状態です。 自分たちでも大分調べたのですが、しまいには調べなおして再提出した一人が「何を言いたいのか分からない」と一言言われつき返される始末です。 これらの課題で、どんな回答を求められているのでしょうか? 回答例を教えていただけるとありがたいです。 ちなみに自分は、 (1)出力を大きくすることで振幅が大きくなったことから変化量が比例のような動きになっていることが分かった。 (2)周波数を大きくすると周期が早くなることが分かった。 (3)オシロスコープが波の周期を重ね書きして映すため、書き出しの始点、終点が一致してないと同期が取れないため。 と答え、他のメンバーも大体同じようなことを書いていました。 ご回答よろしくお願いします。

  • PICのクロック周波数の決定は?

    手元に、PIC18F2550を使って周波数をカウントする装置があります。 これの基準クロックに16MHzのクリスタルオシレータが使われているのですが、これの安定性や精度を上げるのはどうすればよいでしょうか。 今使っているのは、16.000と書いてありますが、これを16.000000などというように、精度を上げることは意味がありますでしょうか。 また、そもそもの周波数がPICは48MHzまで対応しているので、水晶の発振周波数を40MHzなどにすることも意味がありますでしょうか? 設計の考え方について、教えていただけませんでしょうか。

  • ビデオ信号をA/Dコンバータに

    白黒のビデオ信号をA/Dコンバータに入力したいのですが・・・ こういう回路は初めてで、いろいろ戸惑っています。 ビデオ信号が1Vp-pというのはわかったのですが、これは、-0.5V~+0.5Vということなのでしょうか? A/Dコンバータには、+入力と-入力があって、差動入力になっていて、 メーカーのリファレンスの回路図では、+と-の入力をトランスに直結するようになっているのですが・・ これを真似ようとした場合、白黒ビデオ信号を扱うには、 周波数帯域どのくらいのトランスを選べばいいのでしょうか?

  • PLLでのクロック分周について

    現在Quartus 8.1でFPGAを開発しているものです。 FPGAボード上の水晶発振器のクロック48MHzをメガファンクションの ALTPLLで100KHz(0.1MHz)と30KHz(0.03MHz)を作って使用したいと考えているのですが、赤い英文字で 「cannot implement the requested PLL Cause Post divider max count exceeded」 と出てしまいます。 (周波数下げすぎ?) そのまま無視して進めていくと何となく100KHzの周波数のPLL出力クロックは出来ているのですが、このまま利用すると何かジッタ等の問題があるのでしょうか? また、もしダメな場合、どのように48MHzから100KHzと30KHzのクロックを作ればよいのでしょうか?

  • (自作)周波数カウンタへの入力

    PICで簡易な周波数カウンタ(0~99Hz)を作製しRC発振回路に取り付けたいのですがPICの周波数カウンタ回路はVdd=5V ですがRC側の入力ははVmax=2.4~2.8Vで波形もRCなので完全な方形波ではありません。 この信号をPICのポートA/4(外部クロック)でカウントしたいと考えているのですが入力波形を処理するのに何をつけるのが良いでしょうか? ノイズ等で誤カウントしないようにしたいのですが・・。 オペアンプだけでは不十分でしょうか・・。