• ベストアンサー

TTL回路の基本回路

TTL回路の基本回路について教えてください。 おおまかでもかまいません。よろしくお願いします。

質問者が選んだベストアンサー

  • ベストアンサー
  • ikkyu3
  • ベストアンサー率43% (535/1229)
回答No.3

ひょっとしたら、デジタルICの基本回路形式には、DTL NANDゲート,HTL NANDゲート、TTL NANDゲート、C-MOS NANDゲート、その他がありましたが、そのTTL NANDゲートの基本回路形式の意でしょうか。 もしそうでしたら、transistor transistor logicの略です。 入力トランジスタには、マルチエミッタトランジスタと呼ばれる一つのベース拡散の中に多くのエミッタを拡散してあります。 別々のトランジスタのベースおよびコレクタを共通接続し、それぞれのエミッタを入力とするものよりかなり小型化できて、コレクタ容量などが小さく出来るので、スピードが速くなります。 見当違いかな?補足要求のほうが良かったでしょうか。

kiritanpo
質問者

お礼

回答ありがとうございます。質問内容をもう少し詳しく書いた方が良かったですね。すみません。

その他の回答 (2)

  • taka113
  • ベストアンサー率35% (455/1268)
回答No.2

TTLというのは「トランジスタ-トランジスタ-ロジックIC」の事を言ってみえるんですよね? 基本回路といってもTTL-ICは基本型だけで百種類以上もありその全てが異なっていますから一言で説明することはちょっとできません。非常にかみ砕いた言い方をすれば、比較的単純な作業をするためのICの一種と考えれば良いと思います。 全ての略配線図や動作をご覧になりたいのならCQ出版から発行の「TTL-IC規格表」をご覧ください。

kiritanpo
質問者

お礼

回答ありがとうございます。ちょっと質問内容がおおざっぱでした。すみません、今度はもう少し調べてから質問します。

  • anisol
  • ベストアンサー率48% (146/301)
回答No.1

質問の意味がちょっとわかりにくいのですが、IC内部の回路ということでしょうか?

関連するQ&A

  • インピーダンスマッチング? TTL回路間

    TTLの回路とTTLの回路を50オームの同軸線(BNC接続、1m位)でつなぎたいです。 送り出す信号は、最高で2MHz位です。 受ける側は既製品です。送り出す側に抵抗等を付けると良いのでしょうか? 抵抗を入れるとしたら、 以下のような回路は好ましくなく(□は抵抗です)、         Vcc         |          □         |        TTL------------◎BNC接続部         |          □         |               GND 以下のような回路が望ましい(50オームのダンピング抵抗?)  TTL-----□------◎BNC接続部 と本やネットに書いてありました。素人で全く分かりません。 どなたか助言いただけると幸いです。

  • 1、トランジスタの増幅原理、FET、CR発振、TTLの基本回路について教えてください!

    1、トランジスタの増幅原理について 2、FETについて 3、CR発振の原理について 4、TTLの基本回路について 以上4つの内の1つでもわかるなら、ぜひ教えてください。 お願いします。

  • デジタル回路のCMOSとTTL

    TTL,CMOSを用いたデジタル回路で、ヒステリシスが生じる理由は何でしょうか?またCMOS,TTLの構造の違い、特徴などが分かりやすくまとめてある、ホームページなどがあれば、教えてください。よろしくお願いします。

  • TTL-ICの実体回路図を作成したいのですが

    TTL-ICの実体回路図を作成したいのですが TTL-ICの実体回路図をパソコン上で作成したいのですが、なにかおすすめのソフトはないでしょうか。 また、Bs3chVというフリーソフトをみつけたのですが、BS3chVでTTL-ICを作成することはできるのでしょうか。 回答よろしくお願いします。

  • CMOS・TTLの学習

    現在CMOS・TTLについての学習、レポート提出の課題を出されています。 目的としては、CMOS・TTLの基本的な動作と論理設計を学習するものです。 内容としては、CMOS・TTLの基本動作と特性、使用方法をCPU周辺に比較的使用されるロジック回路(デコーダ、カウンタ、OSC、他)をバラック製作し、その評価をして電気的特性を理解する。という感じです。 今のところ考えている内容なのですが CMOS・TTLを使用し、カウンタ回路を製作をする。 その回路から、信号の遅れの測定。そこから、動作限界の周波数を求め、実際に限界か?そこ限界でなければ限界はどこか?を測定して理解したことをレポートにまとめて提出しようとしているところです。 そこで、疑問になったところなのですが、 ・CPU周辺に使用されるカウンタ回路は何進数なのか?(2進数?) ・どのような回路を組み立てるといいのか?(ICで回路が出来てる場合は電源・GND・各足の配線だけでOK?) ・他に良い学習方法などがないか? など他にもわからない事だらけで、何が分からないのかも分からない状況に陥っている感じです。 本当であれば調べれば出てくるものであるかもしれませんし、聞く前に自分でやらなければならない範囲のことなのかもしれません。 しかし、私では頭が足りず悩んでしまっています。 このような状況ですが、頑張ってものにしていきたいという気持ちはあります。 ですので、分かる範囲でかまいませんので回答を頂ければと思います。 どうぞよろしくお願いします。

  • TTLの原理  

    トランジスタをどのように使うことによってTTLゲートを実現しているのでしょうか? また、その他の論理素子の実際の回路構成はどのようになっているのでしょうか? よろしくお願いします。

  • (デジタル回路)TTLとCMOSの接続に関する質問

    デジタル回路を製作した時の話です。 TTLデバイスとCMOSデバイスを接続する必要があったため デバイス間の信号線を1kΩの抵抗でpull-upしました。 しかし、TTLデバイスからCMOSデバイスへの信号出力の際に、 信号の立ち上がり波形が、TTLレベル(2.5V程度)までは急峻に立ち上がるものの、 それ以降は単調増加せず、電源電圧5Vまでなだらかに立ち上がる波形となってしまいました。 この理由としてはどのようなものが考えられるでしょうか? 自分では、信号の立ち上がり時に、 TTLデバイスのピンに接続される容量性負荷(Cout)が、 2.5VまではTTLデバイスからの大きな電流により急速に充電され、 それ以降はpull-up抵抗からの小さな電流によりゆっくりと充電されるため、 このような波形となるのではないかと考えているのですが、 この考えで合っているでしょうか? デジタル回路に詳しい方ご教授をお願い致します。 [参考] 0V~2.5Vまで TTLデバイス(CPLD MAX7000s)からCoutに充電される電流: Iol=-8mA 2.5V~5Vまで pull-up抵抗からCoutに充電される電流: (5V-2.5V)/1kΩ=2.5mA

  • TTLとCMOS信号の見分け方

    デジタル回路を勉強している者です。TTLとCMOS信号について質問があります。 あるパルス波形がTTLかCMOSレベルかを判断する際、この波形をオシロスコープで確認すると、0- 5Vのパルス波形で、スレッシュレベルもTTLとCMOSどちらも満たしていたとします。この場合、この波形はTTLとCMOSどちらの信号といえるのでしょうか?もしくは、どちらの信号としてもいいのでしょうか?

  • 1から1000まで数えられるカウンター回路

    TTLパルスを入力して、1000個ぐらいまで数え終わったら(ここの個数は任意に決めたい)TTLパルスを出す回路を自作で製作したいのですが、どのような回路を作ればよいのでしょうか? WEB上に時間のカウンター回路などがあるのですが、(74192を使って)そのような回路でも作る事が出来るでしょうか? 電気回路に関しては初心者です。よろしくお願いいたします。

  • TTLとC-MOSの特徴について

    TTLの特徴(動作電圧、入力、出力電流はどうなるか) C-MOSの特徴(動作電圧、入力、出力電流はどうなるか) を教えてください。 よろしくお願いします。 補足 TTL・・・トランジスタによる論理回路 C-MOS・・・FETによる論理回路