• 締切済み

4入力のXORの回路

4入力のXOR A【XOR】B【XOR】C【XOR】D この論理回路もしくは 実体回路図が載っているサイトがあれば おしえてください。 直接教えてくださっても全然 かまいません。

noname#41910
noname#41910

みんなの回答

  • maku_x
  • ベストアンサー率44% (164/371)
回答No.3

2入力 XOR、A (XOR) B の NANDゲートによる組み合わせ論理は、 ブルーバックス 図解・分かる電子回路 基礎からDOS/V活用術まで、加藤肇、見城尚志、高橋久 著、株式会社講談社、1995年9月20日、ISBN4-06-257084-X、P.282 より、 A (XOR) B = (A NAND (A NAND B)) NAND (B NAND (A NAND B)) なので、これを 4入力に拡張すれば良いです。 ※更にややこしくなるので、混乱に注意。 実体回路は... CMOSでの論理回路実装例がここにあるようです。 http://www.infonet.co.jp/ueyama/ip/semi_cnd/cmos_gates.html

  • a-saitoh
  • ベストアンサー率30% (524/1722)
回答No.2

2入力のXORの回路はご存じですよね. だったらそれを3つ組み合わせて,式で表すと (A XOR B)XOR(C XOR D) となるように結線すればOKです.

  • ymmasayan
  • ベストアンサー率30% (2593/8599)
回答No.1

XORが4つ入っているTTLの7486です。↓ このうちの3つを使って A- B-1-      3- C-2- D- と接続すればいいのですが。図がちょっと判りにくいですが。

参考URL:
http://itpro.nikkeibp.co.jp/members/ITPro/ITBASIC/20021007/1/zu5.html?ST=system

関連するQ&A

  • 4入力XORの論理式

    4入力XOR A【XOR】B【XOR】C【XOR】D この式のカルノー図を描くと 0 1 0 1 1 0 1 0 0 1 0 1 1 0 1 0 というように0と1が並びます。 これを簡単化出来るのなら なるべく簡単化して、XORを使わない 論理式を出したいのですがどうすればいいですか? そのあと、74シリーズのIC(OR、AND、NOT、NANDだけ) をつかって実体回路図を描くので論理式は出来るだけ 簡単にお願いします。

  • 回路図への起こし方

    大学生です。 論理式 E=/A・B・D+A・/B・/D F=/A・B・/D+A・/B・D G=B・/C・/D+/B・C・D H=B・/C・D+/B・C・/D I=A・/C・D+/A・C・/D J=A・/C・/D+/A・C・D この式の回路図への起こし方がわかりません。 E=A(入力)→NOT→AND(/A・B) B入力→AND(/A・B) ここまではなんとなく検討がつくのですが、 この・Dをどのように接続すれば良いのかがわかりません。 ここから質問になります。 1.E式の場合の・Dの接続の 仕方を教えていただけませんでしょうか。 できれば図解でお願いします。 2.E式の場合の+はorだと思うのですが、 回路図が検討がつきませんので、 図解で例を示していただけませんでしょうか。 3.何か上記式をまとめないといけないとすれば どういうまとめ方が適当なのかがわかりません。 どういうまとめ方が適当なのか、教えていただけませんでしょうか。 以上 宜しくお願いいたします。

  • 論理回路の問題

    3入力1出力の多数決論理回路を2入力NAND回路を用いて論理回路を作れという問題なのですが、 真理値表 a b c f 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1 1 論理関数 f=a・b+a・c+b・c までは分かっているのですが、2入力NAND回路を使って論理回路をどのように作ればよいかわかりません。どなたかアドバイスください。よろしくお願いします!

  • 論理回路

    入力端子A,Bと出力端子C,Dとする。この回路の動作を解析せよ。って問題です。 つなみに問題には回路図がかかれていますが、ここでは式にさせていただきます。 C=BD D=A+C です。 とりあえず、入力A,Bについて考えてみたんですが、 A=0,B=0のとき、C=0,D=0 A=1,B=0のとき、C=0,D=1 A=1,B=1のとき、C=1,D=1 この三つはわかるんですが、A=0,B=1のときはCとDが同じ出力になるのはわかるんですが、 問題の動作を解析せよというのがどういう風に回答を作ればいいのかわかりません。 どなたか教えてくださいm(_ _)m

  • 乗算回路

    図Bで示した回路を2つといくつかの論理ゲートを用いて、4bit(a=a3 a2 a1 a0) ×3bit(b=b2 b1 b0)の乗算回路(出力7bit c=c6 c5 c4 c3 c2 c1 c0) を設計せよ。 教えて頂きたいです。

  • 論理回路

    論理回路の問題について質問があります。 Z=(~A+~B)(~B+C)(~C+~A)をカルノー図で簡単化し、乗法形と加法形を求めよ、という問題です カルノー図は以下のようになりました。合ってますか? ____0__1 00| 01|1 11|1__1 10|1__1 乗法形と加法形の解き方がわかりません。教えてください。

  • 論理回路の問題についての質問です。

    論理回路の問題についての質問です。 入力をx,Dフリップフロップの出力の組を(y1,y2),出力をzとし、以下の論理式で表されるDフリップフロップを2つ用いた順序回路の機能を、DフリップフロップではなくTフリップフロップを2つ用いた順序回路として実現せよ。ただし、Dフリップフロップの時点t+1における出力は、時点tにおける入力Dと一致し、Tフリップフロップの時点t+1における出力は時点tにおける入力Tと時点tにおける出力との排他的論理和として与えられる。 D1=¬x・y1+x・¬y1 D2=y2・y1+¬y2・¬y1 z=y1・y2 論理式を簡単化すると、 D1=x(xor)y1 D2=¬{x(xor)y1} となるので、Tフリップフロップを用いた場合、計算すると図のような回路になりましたが、この回路で正しいでしょうか? また、基本的なTフリップフロップは、いつも問題の様に時点t+1における出力は時点tにおける入力Tと時点tにおける出力との排他的論理和となっているのでしょうか? 教科書には立ち上がりで反転する、と書いてありましたが、排他的論理和については触れていませんでした。 よろしくお願いします。

  • 論理回路 3入力AND,ORによる回路について

    次の論理式で表される論理回路を考えてください。ただし3入力のOR、3入力のANDのみで書くものとします。 X = (A+B) + A・B 使わない入力をどうすればよいのか分かりません。分かる方回答をお願い致します。 ※回答欄は画像の通りです。

  • 論理回路

    簡単な問題だと思うんですが、まったく分からないのでおしえてください。 1.ド・モルガンの定理を用いて次の式をANDとNOTだけ、またはORとNOTだけで表す。 (1) A・(B+C) (2) A・(~B)+(~A)・B 2.次の論理式表す論理回路を表す論理回路を2入力NANDだけでつくる。 A・(~B)+(~A)・B 以上です。 一応、1の(1)、(2)は自力でやって (1)=~{(~A・B)・(A・~B)} (2)=~(~A+B+A+~B) だったんですが、まちがってないですか? 2番の問題はわからないんでお願いします。

  • 論理回路 マルチプレクサ 回路設計

    以下のような真理値表のマルチプレクサを論理回路で設計することは可能でしょうか?3ビット入力6ビット出力です. カルノー図を使用するのでしょうか? どなたかご教授お願い致します.  入力    出力   A B C  DE FG HI  0 0 0  00 00 00 0 0 1  01 01 10 0 1 0  01 10 01 0 1 1  01 10 10 1 0 0  10 01 01 1 0 1  10 01 10 1 1 0  10 10 01 1 1 1  10 10 10 表示がずれてしまって申し訳ないです。